打印

上下拉电阻

[复制链接]
1734|8
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
njxu|  楼主 | 2008-11-20 20:17 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素:
1. 驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。
2. 下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。
3. 高低电平的设定。不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。
4. 频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的需求。

下拉电阻的设定的原则和上拉电阻是一样的。
OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为低电平);2V(高电平门限值)。
选上拉电阻时:
500uA x 8.4K= 4.2即选大于8.4K时输出端能下拉至0.8V以下,此为最小阻值,再小就拉不下来了。如果输出口驱动电流较大,则阻值可减小,保证下拉时能低于0.8V即可。
当输出高电平时,忽略管子的漏电流,两输入口需200uA
200uA x15K=3V即上拉电阻压降为3V,输出口可达到2V,此阻值为最大阻值,再大就拉不到2V了。选10K可用。COMS门的可参考74HC系列
设计时管子的漏电流不可忽略,IO口实际电流在不同电平下也是不同的,上述仅仅是原理,一句话概括为:输出高电平时要喂饱后面的输入口,输出低电平不要把输出口喂撑了(否则多余的电流喂给了级联的输入口,高于低电平门限值就不可靠了)            

相关帖子

沙发
dick_fly| | 2008-11-23 15:02 | 只看该作者

good

使用特权

评论回复
板凳
bobo1957| | 2008-11-28 15:39 | 只看该作者

相当不错

我上次就是上拉电阻太大,结果开关管开关频率一上去,就发现发热量特别大,根本就没有起到开关作用,对第4点体会甚深

使用特权

评论回复
地板
3.3V| | 2008-12-6 08:39 | 只看该作者

上升时间小于150ns,俺选用510R上拉,经验值

使用特权

评论回复
5
g19860529| | 2008-12-11 23:29 | 只看该作者

hao

今晚要熄灯了,没看懂,做个记号再看看

使用特权

评论回复
6
sunnyorange| | 2009-1-21 21:19 | 只看该作者

用途是什么啊?

TTL芯片一定要用上拉电阻吗?还有什么芯片要用到的?下拉电阻是哪些芯片要用到的呢?

使用特权

评论回复
7
chunyang| | 2009-1-21 21:47 | 只看该作者

TTL电路内置上拉

但多数CMOS需要外部偏置,需用下拉电阻时主要是默认逻辑的需要。

使用特权

评论回复
8
netfight| | 2009-1-28 19:22 | 只看该作者

好好学习一下

总结的我现收藏,慢慢琢磨

使用特权

评论回复
9
zxypds| | 2009-2-12 17:26 | 只看该作者

顶!!!

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

11

主题

11

帖子

0

粉丝