打印

请大家帮忙提点意见

[复制链接]
1782|5
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
现在我要设计这么一个小模块,有一串行数据以12.288m的速度发出,数据发是在一250hz的上升沿来临后,以8个1作为帧同步,当一帧数据发送完后此数据线变为低电平,然后等待发送另一帧数据。格式图在附件:
我要做的工作是把数据接收存到双口ram中,然后可以供其他模块读。我思考了下,现在我有个疑问就是由于没有提供时钟信号,怎么根据数据信号提取时钟信号呢,大家帮忙提点建议呀,谢谢。。。

QQ截图未命名.gif (4.44 KB )

QQ截图未命名.gif

相关帖子

沙发
wxfxwk1986|  楼主 | 2010-12-19 10:57 | 只看该作者
以前都是写点书上的小模块,这是第一次根据实际问题写代码,没思路,还望大家帮帮忙。

使用特权

评论回复
板凳
mr.king| | 2010-12-19 13:04 | 只看该作者
描述不清,250Hz触发就是周期4ms,比12.288ms短,如果还没发完再来一个250触发会如何

使用特权

评论回复
地板
ttkz| | 2010-12-19 22:59 | 只看该作者
是12.288MHz吧。
接收电路需要有一个频率比较高的时钟,例如12.288MHz*3。每个比特采集3次,取出现两次的电平作为输出。

使用特权

评论回复
5
xwj| | 2010-12-19 23:03 | 只看该作者
唉~~~

使用特权

评论回复
6
wxfxwk1986|  楼主 | 2010-12-20 09:50 | 只看该作者
不好意思,描述有问题,是12.288MHZ, 3# mr.king

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

0

主题

250

帖子

1

粉丝