这是逻辑电路中的“门限”(Voltage Thresholds),分输入和输出门限。
输入为:Vih——输入认定为高(或1)的最低电压、Vil——输入认定为低(或0)的最高电压。
输出为:Voh——输出高(或1)时的最低电压、Vol——输出低(或0)时的最高电压。
对于输入,这里有个不确定区域,即 Vil 到 Vih。其间,器件理论上无法认定输入到底是个啥状态。因此必须保证输入输出的门限有如下关系:
Vol < Vil
Voh > Vih
上式只是说明了输入输出连接端口电压门限的临界条件,实际必须留有适当余地,才能确保有一定的噪声冗限。即:
Vol < Vil - ΔV
Voh > Vih + ΔV
其中 ΔV 就是噪声冗限(Noise margin)
噪声冗限的大小影响到器件的扇出率和系统的可靠性。
|