打印

上拉电阻如何增大电流?

[复制链接]
4013|14
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
比如说,我在一个芯片的引脚上加了上拉电阻,当该引脚输出高电平时,上拉电阻的电流不会通过管脚与上拉电阻相连的地方流回芯片吗?

相关帖子

沙发
高勇| | 2011-3-17 15:21 | 只看该作者
不知所云。

使用特权

评论回复
板凳
chunyang| | 2011-3-17 16:05 | 只看该作者
如果IO输出是低电平,那么通过上拉电阻的电流会流入IO,如果输出高电平则不会,电路上相当于两个电阻并联(一个是片内IO的上拉电阻,一个是片外上拉电阻),所以对外的驱动能力增强,对于弱上拉型IO,片内IO的上拉电阻往往较大,在50K-100K间。

使用特权

评论回复
评分
参与人数 1威望 +1 收起 理由
不锈钢铁 + 1
地板
wubowww888| | 2011-3-17 16:12 | 只看该作者
電流的流向:電壓高到電壓低。 只要上拉到VDD的電壓比引腳上電壓高,一定有電流流向引腳

使用特权

评论回复
5
robin.luo| | 2011-3-17 16:46 | 只看该作者
楼上观点错误,支持chunyang观点!

使用特权

评论回复
6
sjy1979| | 2011-3-17 16:46 | 只看该作者
如果你的I/O口是NMOS类型的,它就相当于一个漏极开路的接口。高电平时,电流通过上拉电阻流向负载,如果是控制NPN三极管的导通的话,就会流向基极。如果你的I/O口是CMOS类型的,高电平时,上拉电阻没有电流流过,电流由I/O口提供,流向负载,如果是控制NPN三极管的导通的话,就会流向基极。

使用特权

评论回复
7
chunyang| | 2011-3-17 16:59 | 只看该作者
電流的流向:電壓高到電壓低。 只要上拉到VDD的電壓比引腳上電壓高,一定有電流流向引腳
wubowww888 发表于 2011-3-17 16:12


同时必须考虑内电路参数,如果内外上拉电阻接的电位相同,那么IO输出高电平时一定不会发生倒灌,如果内外上拉电阻接的电位不同,IO输出高电平时是否会倒灌则要看两个上拉电阻的阻值、电源的电位差和负载的情况,用基尔霍夫定律计算便知。

使用特权

评论回复
8
一阵清风过| | 2011-3-17 17:03 | 只看该作者
学习了

使用特权

评论回复
9
chunyang| | 2011-3-17 18:24 | 只看该作者
如果你的I/O口是NMOS类型的,它就相当于一个漏极开路的接口。高电平时,电流通过上拉电阻流向负载,如果是控制NPN三极管的导通的话,就会流向基极。如果你的I/O口是CMOS类型的,高电平时,上拉电阻没有电流流过,电 ...
sjy1979 发表于 2011-3-17 16:46


该观点错误,不论工艺如何,输出高电平时,弱上拉IO在存在外接上拉电阻时IO都会输出电流,CMOS工艺也同样,推挽输出结构即强上拉型IO电流主要由IO提供,这类IO无须外接上拉电阻,即使接了,上拉电阻中也会有电流流过,仍是并联关系。

使用特权

评论回复
10
wttb132| | 2011-3-17 18:43 | 只看该作者
要学习!

使用特权

评论回复
11
zt20071212| | 2011-3-18 08:47 | 只看该作者

使用特权

评论回复
12
jack_shine| | 2011-3-18 09:07 | 只看该作者
ls比较直观,顶一个

使用特权

评论回复
13
robin.luo| | 2011-3-18 10:10 | 只看该作者
11楼的图,IO输出是低电平,那么通过上拉电阻的电流会流入IO。
应该还有IO输出是高电平的示意图没有画出来。

使用特权

评论回复
14
ydp815| | 2011-3-18 12:18 | 只看该作者
见教[img][/img]

使用特权

评论回复
15
zzhsky| | 2011-3-18 13:09 | 只看该作者
chunyang解的好。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

31

主题

730

帖子

5

粉丝