DSP硬件结构的特点
硬件结构的特点
1 Harvard结构 程序与数据存储空间分开,各有独立的地址总线和数据总线,取指和读数可以同时进行,从而提高速度,目前的水平已达到90亿次浮点运算/秒(9000MFLOPS)
2 采用流水作业(pipline)
3 独立的硬件乘法器 乘法指令在单周期内完成,优化卷积、数字滤波、FFT、相关、矩阵运算等算法中的大量重复乘法
4 循环寻址(Circular addressing),位倒序(bit-reversed)等特殊指令 使FFT、卷积等运算中的寻址、排序及计算速度大大提高。1024点FFT的时间已小于1µs
5 独立的DMA总线和控制器 有一组或多组独立的DMA总线,与CPU的程序、数据总线并行工作,在不影响CPU工作的条件下,DMA速度已达800Mbyte/s以上
6 多处理器接口 使多个处理器可以很方便的并行或串行工作以提高处理速度
7 JTAG(Joint Test Action Group)标准测试接口(IEEE 1149标准接口) 便于对DSP作片上的在线仿真和多DSP条件下的调试
|