file:///C:/DOCUME~1/xiaoke/LOCALS~1/Temp/msohtml1/01/clip_image001.jpg
<4>:TX_ER (transmit coding error),TX_ER同步于TX_CLK,在数据传输过程中,如果TX_ER有效超过一个时钟周期,并且此时TX_EN是有效的,则数据通道中传输的数据是无效的,没用的。注:当TX_ER有效并不影响工作在10Mb/s的PHY或者TX_EN无效时的数据传输。在MII接口的连线中,如果TX_ER信号线没有用到,必须将它下拉接地。
file:///C:/DOCUME~1/xiaoke/LOCALS~1/Temp/msohtml1/01/clip_image002.jpg
<5>:RX_DV (Receive Data Valid),RXD_DV同步于RX_CLK,被PHY驱动,它的作用如同于发送通道中的TX_EN,不同的是在时序上稍有一点差别:为了让数据能够成功被RS接收,要求RXD_DV有效的时间必须覆盖整个FRAME的过程,即startingno later than the Start Frame Delimiter (SFD) and excluding any End-of-Framedelimiter,如下图7。
file:///C:/DOCUME~1/xiaoke/LOCALS~1/Temp/msohtml1/01/clip_image003.jpg
<6>:RXD (receive data),RXD由RS驱动,同步于RX_CLK,在RX_CLK的时钟周期内,并且RX_DV有效,RXD上的数据被RS接收,否则RXD的数据对RS没有任何影响。While RX_DV is de-asserted, the PHY mayprovide a False Carrier indication by asserting the RX_ER signal while drivingthe value <1110> onto RXD<3:0>。
file:///C:/DOCUME~1/xiaoke/LOCALS~1/Temp/msohtml1/01/clip_image004.jpg
<7>:RX_ER (receive error),RX_ER同步于RX_CLK,其在RX通道中的作用类似于TX_ER对于TX通道数据传输的影响。
file:///C:/DOCUME~1/xiaoke/LOCALS~1/Temp/msohtml1/01/clip_image005.jpg
<8>:CRS (carrier sense),CRS不需要同步于参考时钟,只要通道存在发送或者接收过程,CRS就需要有效。Thebehavior of the CRS signal is unspecified when the duplex mode bit 0.8 in the control register is set to alogic one(自动协商禁止,人工设为全双工模式), or when the Auto-Negotiation processselects a full duplex mode of operation,即半双工模式信号有效,全双工模式信号无效。 <9>:COL (collision detected),COL不需要同步于参考时钟。Thebehavior of the COL signal is unspecified when the duplex mode bit 0.8 in the control register is set to alogic one(自动协商禁止,人工设为全双工模式), or when the Auto-Negotiation processselects a full duplex mode of operation。即半双工模式信号有效,全双工模式信号无效。
file:///C:/DOCUME~1/xiaoke/LOCALS~1/Temp/msohtml1/01/clip_image006.jpg
MDIO接口包括两根信号线:MDC和MDIO,通过它,MAC层芯片(或其它控制芯片)可以访问物理层芯片的寄存器(前面100M物理层芯片中介绍的寄存器组,但不仅限于100M物理层芯片,10M物理层芯片也可以拥有这些寄存器),并通过这些寄存器来对物理层芯片进行控制和管理。MDIO管理接口如下: MDC:管理接口的时钟,它是一个非周期信号,信号的最小周期(实际是正电平时间和负电平时间之和)为400ns,最小正电平时间和负电平时间为160ns,最大的正负电平时间无限制。它与TX_CLK和RX_CLK无任何关系。 MDIO是一根双向的数据线。用来传送MAC层的控制信息和物理层的状态信息。MDIO数据与MDC时钟同步,在MDC上升沿有效。MDIO管理接口的数据帧结构如:
file:///C:/DOCUME~1/xiaoke/LOCALS~1/Temp/msohtml1/01/clip_image007.jpg
PRE:帧前缀域,为32个连续“1”比特,这帧前缀域不是必要的,某些物理层芯片的MDIO操作就没有这个域。 ST:帧开始标志,出现“01”比特表示帧设计开始。 OP:帧操作码,比特“10”表示此帧为一读操作帧,比特“01”表示此帧为一写操作帧。 PHYAD:物理层芯片的地址,5个比特,每个芯片都把自己的地址与这5个比特进行比较,若匹配则响应后面的操作,若不匹配,则忽略掉后面的操作。 REGAD:用来选择物理层芯片的32个寄存器中的某个寄存器的地址。 TA:状态转换域,若为读操作,则第一比特时MDIO为高阻态,第二比特时由物理层芯片使MDIO置“0”。若为写操作,则MDIO仍由MAC层芯片控制,其连续输出“10”两个比特。 DATA:帧的寄存器的数据域,16比特,若为读操作,则为物理层送到MAC层的数据,若为写操作,则为MAC层送到物理层的数据。 IDLE:帧结束后的空闲状态,此时MDIO无源驱动,处高阻状态,但一般用上拉电阻使其处在高电平,即MDIO引脚需要上拉电阻。
file:///C:/DOCUME~1/xiaoke/LOCALS~1/Temp/msohtml1/01/clip_image008.jpg
MII接口也有一些不足之处,主要是其接口信号线很多,发送和接收和指示接口有14根数据线(不包括MDIO接口的信号线,因为其被所有MII接口所共享),当交换芯片的端口数据较多时,会造成芯片的管脚数目很多的问题,这给芯片的设计和单板的设计都带来了一定的问题。为了解决这些问题,人们设计了两种新的MII接口,它们是RMII接口(ReducedMII接口)和SMII接口(StreamMII接口)。 这两种接口都减少了MII接口的数据线,不过它们一般只用在以太网交换机的交 换MAC芯片和多口物理层芯片中,而很少用于单口的MAC层芯片和物理层芯片中。RMII接口和SMII接口都可以用于10M以太网和100M以太网,但不可能用于1000M以太网,因为此时时钟频率太高,不可能实现。 |