细节
SPDIF使用双相标记编码(Bi-phase Mark Coding;BMC)法,属调相(Phase-Modulation)式传输的一种,逻辑0以跨越一次准位0来表示,逻辑1以跨越两次准位0来表示。SPDIF仅用一条线路就可进行数字音源传输,同时传递音源信息与时钟信息。但因为它实行Bi-phase Mark双向标记的编码传输,由于传递距离的远近与噪声干扰等,送抵接收端并将数据与时钟恢复还原时,因时序的偏误以至相位振幅的取样偏差,容易造成时钟信号的微失真,此微失真也称之为Jitter(抖跳、时基误差)。这时已有偏差的数据和时钟再进行DAC转换,转换成模拟音频信号,虽然音频信号不致完全走样,但确实已非忠实呈现。为了解决这样的问题,高品质外置DAC的解决方式是在SPDIF接收端设置数据缓冲存储器(Buffer),待整体接收后再重新以接收端产生的精确时钟来处理数据,称为:Re-Clock(时基重整)。
一种是光纤(Optical Digital Output)SPDIF输出,一般简称为光纤,也叫Toslink。它是在机器内部把SPDIF数字信号光纤发射模块转变为光信号,并通过光纤线送到外部数字设备的光信号输入口,后者再把光信号转变成电的信号去作进一步的处理。Toslink是日本东芝(TOSHIBA)公司较早开发并设定的技术标准,它是以Toshiba link命名的,在器材的后面背板光纤输出口旁边印有“OPTICAL”作标识,现在几乎所有的数字影音设备都具备这种格式的接口。
另一种是同轴电缆(Coaxial Digital Output)SPDIF输出,常称为同轴输出。在器材的背板上的同轴座边印有“coaxial”作标识。同轴是最早的数字传输规格,标准阻抗为75Ω,输出电压峰-峰值0.5V。不过早期BNC头不普及,所以厂商以单端的RCA头代替。
a. 利用外部电路的驱动能力,减少IC内部的驱动。 或驱动比芯片电源电压高的负载.
b.可以将多个开漏输出的Pin,连接到一条线上。通过一只上拉电阻,在不增加任何器件的情况下,形成“与逻辑”关系。这也是I2C,SMBus等总线判断总线占用状态的原理。如果作为图腾输出必须接上拉电阻。接容性负载时,下降延是芯片内的晶体管,是有源驱动,速度较快;上升延是无源的外接电阻,速度慢。如果要求速度高电阻选择要小,功耗会大。所以负载电阻的选择要兼顾功耗和速度。
c. 可以利用改变上拉电源的电压,改变传输电平。例如加上上拉电阻就可以提供TTL/CMOS电平输出等。
d. 开漏Pin不连接外部的上拉电阻,则只能输出低电平。一般来说,开漏是用来连接不同电平的器件,匹配电平用的。
正常的CMOS输出级是上、下两个管子,把上面的管子去掉就是OPEN-DRAIN了。这种输出的主要目的有两个:电平转换和线与。
由于漏级开路,所以后级电路必须接一上拉电阻,上拉电阻的电源电压就可以决定输出电平。这样你就可以进行任意电平的转换了。
线与功能主要用于有多个电路对同一信号进行拉低操作的场合,如果本电路不想拉低,就输出高电平,因为OPEN-DRAIN上面的管子被拿掉,高电平是靠外接的上拉电阻实现的。(而正常的CMOS输出级,如果出现一个输出为高另外一个为低时,等于电源短路。)
OPEN-DRAIN提供了灵活的输出方式,但是也有其弱点,就是带来上升沿的延时。因为上升沿是通过外接上拉无源电阻对负载充电,所以当电阻选择小时延时就小,但功耗大;反之延时大功耗小。所以如果对延时有要求,则建议用下降沿输出。