晶振的PCB布线问题

[复制链接]
6797|9
 楼主| z80110 发表于 2007-11-23 22:20 | 显示全部楼层 |阅读模式
晶振和芯片的距离一般要尽量靠近,一般指的是无源晶振,那么有源的晶振布线有什么要求吗?有源晶振能驱动多少个芯片呢?<br /><br />
sz_kd 发表于 2007-11-23 22:45 | 显示全部楼层

期待高手回答中

还没有用过
chunyang 发表于 2007-11-23 23:23 | 显示全部楼层

有源晶振也不能输出接长线

&nbsp;&nbsp;&nbsp;&nbsp;时钟源通常是系统中最严重的EMI辐射源,如果接长线,其结果是长线就成了天线,这在很多应用中是不准许的,所有时钟源都必须尽量靠近相关器件,必要时用多个时钟源,不得以下可以采用多层PCB将时钟连线屏蔽。有源晶振的输出一般是标准TTL规格,至于能驱动多少芯片要看这些芯片的特性。
steellea 发表于 2007-11-25 20:43 | 显示全部楼层

时钟布哪一层!
chunyang 发表于 2007-11-25 20:52 | 显示全部楼层

夹心层,其上下都是覆地

但这种方法只有在不得以下为之,而且成本未必低于多时钟(多层PCB的价格明显高于双面板),要过某些强制标准的产品尽量不要这么干。
langman 发表于 2007-11-27 09:12 | 显示全部楼层

我发现有些板子 他们把晶振拉地了

不知道这样做好处是什么?放静电?屏蔽?嘿嘿<br />是外壳拉地
computer00 发表于 2007-11-27 09:31 | 显示全部楼层

屏蔽

  
michael_li 发表于 2007-11-27 09:59 | 显示全部楼层

路过

1.&nbsp;Crystal下不可走線,電路儘量靠近chip端。<br />2.&nbsp;trace儘量短,與其他信號需20mil間距,最好使用ground&nbsp;trace與其他信號隔離.<br />3.Crystal底下儘量不要走線.&nbsp;如果實在要走線的話,&nbsp;不能走線進Crystal&nbsp;&nbsp;pin腳周圍50mil之內.&nbsp;尤其避免高速訊號.<br />
天命风流 发表于 2013-6-9 10:43 | 显示全部楼层
谢谢提问!!!谢谢回答!!!
豆莎包 发表于 2013-6-9 12:58 | 显示全部楼层
晶振信号线尽可能短,需要包地(因为有噪声,本质就是怕它影响到别人,或者怕别人影响到他)。尽可能不穿孔,以为一个过孔会有0.5pF的寄生电容,另外,走线粗细要一致
您需要登录后才可以回帖 登录 | 注册

本版积分规则

6

主题

10

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部