打印

上升沿触发它的触发电压是如何定义的?

[复制链接]
493|18
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
zhenykun|  楼主 | 2018-1-1 18:06 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
zhenykun|  楼主 | 2018-1-1 18:10 | 只看该作者
是不是要达到VCC的90%才会触发?

使用特权

评论回复
板凳
wyjie| | 2018-1-1 18:13 | 只看该作者
好像还有个时间要求吧

使用特权

评论回复
地板
zhenykun|  楼主 | 2018-1-1 18:17 | 只看该作者
比如说TTL电平,是不是要5*90%=4.5V以上才算有一个触发呢?

使用特权

评论回复
5
jlyuan| | 2018-1-1 18:19 | 只看该作者
TTL我记得是2V左右吧

使用特权

评论回复
6
dengdc| | 2018-1-1 18:22 | 只看该作者
CMOS的要高

使用特权

评论回复
7
jlyuan| | 2018-1-1 18:32 | 只看该作者
问这个干吗

使用特权

评论回复
8
yszong| | 2018-1-1 18:48 | 只看该作者
想排除干扰

使用特权

评论回复
9
lizye| | 2018-1-1 18:50 | 只看该作者
datasheet 上没有吗

使用特权

评论回复
10
dengdc| | 2018-1-1 18:52 | 只看该作者

在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。上升沿是0—>1

使用特权

评论回复
11
liliang9554| | 2018-1-1 19:00 | 只看该作者
看datasheet上的Vih
5V的TTL的Vih至少要2V,CMOS要3.5V。
不是达到这个值才会触发,而是达到这个值才是可靠的高电平,就单个器件来说,可能不到这个值就触发了。

使用特权

评论回复
12
huangchui| | 2018-1-1 19:02 | 只看该作者

应该是从低电平到高电平的一个变化过程,高/低电平的定义一般datasheet 都有.
这个,还需要一个时间,一般是几个CLK.

使用特权

评论回复
13
wyjie| | 2018-1-1 19:05 | 只看该作者

有些IC对边沿陡峭程度比较敏感,如果是单片机的话一般都是由采样电路实现的,对边沿不敏感

使用特权

评论回复
14
zhanghqi| | 2018-1-1 19:07 | 只看该作者
不知道你用哪个单片机  手册上都会写的

使用特权

评论回复
15
huangchui| | 2018-1-1 19:12 | 只看该作者
不同的电平触发点不一样。TTL/CMOS/ECL等等。

使用特权

评论回复
16
jiaxw| | 2018-1-1 19:14 | 只看该作者
哪款MCU,手册上有关电气特性部分应该有说明的吧

使用特权

评论回复
17
shimx| | 2018-1-1 19:17 | 只看该作者
大于3.5伏的电压规定为逻辑高电平;小于0.3伏的电压规定为逻辑低电平

使用特权

评论回复
18
spark周| | 2018-1-1 19:22 | 只看该作者
芯片手册上有相关电气特性部分应该有说明的吧

使用特权

评论回复
19
zhenykun|  楼主 | 2018-1-1 19:25 | 只看该作者
其实还是不大明白,我再琢磨琢磨吧,多谢了哈,结贴了先

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

868

主题

11535

帖子

3

粉丝