打印

运放芯片输入开启电压

[复制链接]
1499|6
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
1109497374|  楼主 | 2018-4-7 13:09 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
xiaxingxing| | 2018-4-7 18:28 | 只看该作者
肯定要的。这就涉及到一个运放输入电压的问题,也就是datasheet中所说的共模电压输入范围。运放的输入电压往往达不到0v(单电源供电)。但是现在的轨到轨运放,采用NMOS和PMOS并联作为差分输入极的时候,其输入电压基本上可以接近0v了,甚至低于负电源轨0.2v~0.3V。而一般的BJT和JFET作为输入极的运放,是达不到的,就有你指的所谓的比较大的“开启电压”。

使用特权

评论回复
评论
xch 2018-4-9 17:47 回复TA
@xiaxingxing :看见了。 <<BJT和JFET作为输入极的运放,是达不到的 >>这段话不在双引号之中 
xiaxingxing 2018-4-9 15:36 回复TA
@xch :没看到我写所谓的,后面还打双引号么。。。。 
xch 2018-4-9 14:22 回复TA
@xiaxingxing :而一般的BJT和JFET作为输入极的运放,是达不到的,就有你指的所谓的比较大的“开启电压”。这是你说的。 对得起你发的链接吗? 
xiaxingxing 2018-4-9 13:44 回复TA
@xch :你可以看一下这篇文章。https://e2echina.ti.com/question_answer/analog/amplifiers/f/52/t/20405 
xch 2018-4-9 09:25 回复TA
瞎扯蛋。 比如经典的LM324 用你的理论给解释一下。https://www.onsemi.com/pub/Collateral/LM324-D.PDF 
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

7

主题

27

帖子

0

粉丝