1.电子电路中,多数元器件都要通过地线形成回路,尽可能降低由于地线设计不合理产生对信号传输的干扰。 2.在阅读电路图和理解电路工作状态时,常把地线和各个接地点之间视作无电位差的零电位点。而在实际电路中,由于地线的阻抗(电阻,电感)的存在,会产生一定的电位差。这些电位差的存在,必然对电路的工作带来影响。在PCB设计中必须注意和消除地线阻抗的影响。 地线对电路产生干扰的形式 1.1 全电流共阻抗干扰 在频率升高时,导线的感抗将比导线本身的电阻要大几个数量级。即使导线中流过很小的高频电流,如为10MA,但是在导线上将产生0.16V的高频电压。因而对于高频电路,在制作PCB时,印制导线要尽可能的短,以减少导线感抗对电路带来的损耗与干扰。
|