打印
[FPGA]

FPGA采集高频信号问题

[复制链接]
1904|4
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
manyou19|  楼主 | 2018-6-15 09:26 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
使用Cyclone3,或4系列的FPGA的LVDS接口,接AD输出的并行信号,AD的采样频率250M,请问Cyclone3,或4系列的FPGA能否实现,工作频率能否达到,如EP4CE22F17I8或者EP3C25F256I7

相关帖子

沙发
Wattle_He| | 2018-6-15 10:10 | 只看该作者
直接用不行,LVDS解串器可以。

使用特权

评论回复
板凳
manyou19|  楼主 | 2018-6-15 16:17 | 只看该作者
Wattle_He 发表于 2018-6-15 10:10
直接用不行,LVDS解串器可以。

为什么不行,是FPGA工作频率达不到吗,我看EP3C25F256I7可以到315 MHz

使用特权

评论回复
地板
zhangmangui| | 2018-6-16 08:22 | 只看该作者
恩   你先确定FPGA的高性能BANK的LVDS最快速度    如果可以就行  
采集  然后找窗   处理数据

使用特权

评论回复
5
Wattle_He| | 2018-6-24 16:54 | 只看该作者
manyou19 发表于 2018-6-15 16:17
为什么不行,是FPGA工作频率达不到吗,我看EP3C25F256I7可以到315 MHz

你看错了

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1

主题

3

帖子

0

粉丝