大家好,最近用AD+FPGA搭建一个平台,问题如下:
AD采用 AD9265,16bit精度,在 VREF = 1.0V 的条件下 信号峰峰是2V P-P。
使用时,VIN- 接GND, VIN+接信号。
2V P-P 意味着: 2v / (2^16) 分辨率, 也就是 从+1V ~ -1V 范围 除以 65536
但是,我们要检测的信号源是 0-0.6V,也就是说 0~-1V 这个负半轴范围 永远不会使用到,言外之意就是 0~0.6V 只能使用到15个BIT, 无法发挥 16bit的性能。
想问有什么办法可以 解决这个问题,将 0-0.6V (或0-0.7V) 放到 16BIT精度下。
目前想到的方法就只能是在模拟前端放大,0-0.6v 放到到 0-1v比较简单,用同向放大器即可。放大倍数也很小。
但是,负半轴-1V~0V 怎么弄呢? 想问 0~0.6V信号放到到 -1V~+1V 的解决方法 |