打印

基于DSP的数字预失真系统设计

[复制链接]
522|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
Sode|  楼主 | 2018-7-5 12:52 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
基于DSP的数字预失真系统设计

摘要:为提高无线通信系统的通信质量与效率,提出一种基于DSP自适应数字预失真技术的系统设计。采用TI公司的低功耗、高性能数字信号处理器TMS320VC5502,有效提高了信号处理速度,减少了回路延时。根据信号的幅度,数控震减器工作在不同的控制模式,以满足不同系统输出功率的要求。结果表明,该系统能有效改善功率放大器的线性度,并将功放的邻道功率比(ACPR)降低了10 dB左右。

0 引言
  射频功率放大器作为无线通信系统中最主要的非线性器件,具有幅度/幅度和幅度/相位失真的缺点,这种非线性产生的失真严重影响通信的质量。另外,随着无线通信技术的迅猛发展,如WCDMA,OFDM等,都要求功放具有很高的线性度。改善射频功率放大器线性度的线性化技术有很多,数字基带预失真技术是其中性价比最高的一种。目前,数字预失真技术已在软件仿真方面取得了长足进步,但在硬件上还存在着很大的不足,即硬件环境很难完全在仿真中得到体现。因此,本文提出了基于数字预失真技术的射频功率放大器线性化系统的硬件设计方案,并对该方案进行了具体设计。


  1 系统的整体设计
  1.1 数字预失真的基本原理
  数字预失真就是对输入的基带信号做一个与功率放大器特性互逆的非线性处理单元,从而达到提高功率放大器线性度的目的,其基本原理如图1所示。


  1.2 系统整体结构与功能


  该数字预失真系统硬件设计主要包括3部分:数字基带信号处理、本振源设计以及功率放大器的数字控制功率输出,如图2所示。



  图2虚线部分在DSP(TI公司的TMS320VC5502)内实现,它包括信源调制、成型滤波和自适应数字预失真等软体设计。另外,DSP通过GPIO控制其余2部分:本振频率的输出以及数控衰减器控制功率的输出,达到交互的目的。下面将具体介绍该硬件系统设计。


  2 硬件系统设计


  2.1 DSP处理器基本外围电路设计
  TMS320VC5502是TI公司的一款高性能、低功耗的定点运算DSP处理器。它具有300 MHz双MAC的强大性能,能够实现高速、大容量的数字信号处理。数字预失真是在基带里做大量的数字信号处理,TMS320VC5502正好可以满足系统设计的要求。


  DSP最小系统是DSP正常工作的最基本系统。本系统中DSP最小系统是以TMS320VC5502为中心,外部还有时钟、电源、复位、UART串口(与PC进行通信)以及JTAG仿真接口等电路。


  2.2 上下变频设计
  本振电路它是一款双模前置分频型单环频率合成器,其主要特点有:该合成器的输出频率范围为1 450~1 750 MHz,且可选择二分频(选择二分频时,可输出725~875 MHz的频率信号);内部集成有压控振荡器;工作电压为3~3.6 V;合成器的输出信号功率可编程;可编程双模前置分频器的分频比为8/9,16/17,32/33等。这些特点保证了频率合成器的输出频率精度。ADF4360_4的应用电路如图3所示。




  2.3 功率控制输出

  该模块由数控衰减器和高功率射频功率放大器组成。其具体应用电路如图4所示。


  3 系统软件设计


  该系统的软件设计包括2部分:控制与信号处理设计。控制电路包括对本振输出频率的控制和数控衰减器的数字控制,比较简单。信号处理部分是该系统的核心,图5为该系统信号处理程序的流程:在图5中,TMS320VC5502先向ADF4360_4,MAATCC0005写控制字,然后,输出信号,经过预失真器和非线性功放放大后,与原先信号相比较,误差不为0,则做自适应信号处理,更新LUT表,反之,校正成功,程序结束。由此矫正了功率放大器的非线性度。


  4 结语


  本文介绍了数字预失真的基本原理,提出了基于数字预失真技术的射频功率放大器的一种解决方案,并给出了具体的软硬件设计实现。该设计在折中功率放大器非线性度与效率地基础上,提高了功率放大器的性能,有效的节约了电能。随着数字信号处理器的不断发展,数字预失真技术将会有更为广阔的应用前景。


相关帖子

沙发
Sode|  楼主 | 2018-7-5 12:52 | 只看该作者
基于DSP的数字预失真系统设计

文档1.pdf

191.8 KB

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1049

主题

1522

帖子

8

粉丝