打印

谈数字电路设计方案中DSP与FPGA的比较与选择

[复制链接]
2340|28
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
Sode|  楼主 | 2018-7-20 12:47 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
谈数字电路设计方案中DSP与FPGA的比较与选择

       数字信号处理技术和大规模集成电路技术的迅猛发展,为我们设计数字电路提供了新思路和新方法。当前数字系统设计正朝着速度快、容量大、体积小、重量轻的方向发展。DSPFPGA技术的发展使这一趋势成为可能和必然。
  和计算机一样,数字信号处理的理论从60年代崛起以来,到80年代DSP产生,它飞速发展改变了信号处理的面貌。今天DSP已广泛应用在语音、图像、通讯、雷达、电子对抗、仪器仪表等各个领域。DSP起了十分关键的作用,成为数字电路设计的主要方法。
  二十世纪80年代以来,一类先进的门阵列--FPGA的出现,产生了另一种数字电路设计方法,具有十分良好的应用前景。基于FPGA的数字电路设计方式在可靠性、体积、成本上的优势是巨大的。


  除了上述两种方案,还有DSP+FPGA方案,以及选择内部嵌入DSP模块的FPGA实现系统的方案。


  1 DSP和FPGA的结构特点


  1.1 DSP的结构特点
  DSP是一种具有特殊结构的微处理器。DSP芯片的内部采用程序和数据分开的哈佛结构,具有专门的硬件乘法器,广泛采用流水线操作,提供特殊的DSP 指令,可以用来快速地实现各种数字信号处理算法。根据数字信号处理的要求,DSP芯片一般具有如下的一些主要特点:
  (1)在一个指令周期内可完成一次乘法和一次加法;
  (2)程序存储器和数据存储器是两个相互独立的存储器,每个存储器独立编址,可以同时访问指令和数据;
  (3)片内具有快速RAM,通常可通过独立的数据总线在两块中同时访问;
  (4)具有低开销或无开销循环及跳转的硬件支持;
  (5)快速的中断处理和硬件I/O支持;
  (6)具有在单周期内操作的多个硬件地址产生器;
  (7)可以并行执行多个操作;
  (8)支持流水线操作,使取指、译码和执行等操作可以重叠执行。


  1.2 FPGA的结构特点
  FPGA的结构是由基于半定制门阵列的设计思想而得到的。从本质上讲,FPGA是一种比半定制还方便的ASIC(Application Specific Integrated Circuit 专用集成电路)设计技术。
  FPGA的结构主要分为三部分:可编程逻辑块、可编程I/O模块、可编程内部连线。可编程逻辑块和可编程互连资源的构造主要有两种类型:即查找表类型和多路开关型。
  查找表型FPGA的可编程逻辑单元是由功能为查找表的SRAM(Static Random Access Memory 静态随机存取存储器)构成函数发生器,由它来控制执行FPGA应用函数的逻辑。SRAM的输出为逻辑函数的值,由此输出状态控制传输门或多路开关信号的通断,实现与其它功能块的可编程连接。多路开关型可编程逻辑块的基本构成是一个多路开关的配置。利用多路开关的特性,在多路开关的每个输入接到固定电平或输入信号时,可实现不同的逻辑功能。大量的多路开关和逻辑门连接起来,可以构成实现大量函数的逻辑块。
  FPGA由其配置机制的不同分为两类:可再配置型和一次性编程型。近几年来,FPGA因其具有集成度高、处理速度快以及执行效率高等优点,在数字系统的设计中得到了广泛应用。

  2 DSP与FPGA性能比较
  DSP内部结构使它所具有的优势为:所有指令的执行时间都是单周期,指令采用流水线,内部的数据、地址、指令及DMA(Direct Memory Access直接存储器存取)总线分开,有较多的寄存器。
  与通用微处理器相比,DSP芯片的通用功能相对较弱些。DSP是专门的微处理器,适用于条件进程,特别是较复杂的多算法任务。在运算上它受制于时钟速率,而且每个时钟周期所做的有用操作的数目也受限制。例如TMS320C6201只有两个乘法器和一个200 MHz 的时钟,这样只能在每秒完成400M的乘法。
  将模拟算法、具体指标要求映射到通用DSP中,比较典型的DSP通过汇编或高级语言如C语言进行编程,实时实现方案。如果DSP采用标准C程序,这种C代码可以实现高层的分支逻辑和判断。例如通信系统的协议堆栈,这是很难在FPGA上实现的。从效果来说,采用DSP器件的优势在于:软件更新速度快,极大地提高了系统的可靠性、通用性、可更换性和灵活性,但DSP的不足是受到串行指令流的限制。
  FPGA有很多自由的门,通过将这些门连接起来形成乘法器、寄存器、地址发生器等等。这些只要在框图级完成,许多块可以从简单的门到FIR(Finite Impulse Response 有限冲激响应)或FFT(Fast Fourier Transform 快速傅里叶变换)在很高的级别完成。但它的性能受到它所有的门数及时钟速度的限制。例如,一个具有20万门的Virtex 器件可以实现200MHz时钟的10个16位的乘法器。
  FPGA包含有大量实现组合逻辑的资源,可以完成较大规模的组合逻辑电路设计;与此同时,它还包含有相当数量的触发器,借助这些触发器,FPGA又能完成复杂的时序逻辑功能。通过使用各种EDA(Electronic Design Automatic 电子设计自动化)工具,设计人员可以很方便地将复杂的电路在FPGA中实现。象微处理器一样,许多FPGA可以无限的重新编程,加载一个新的设计方案只需要几百毫秒。甚至现场产品可以很简单而且快速的实现。这样,利用重配置可以减少硬件的开销。
  超过几MHz的取样率,一个DSP仅仅能完成对数据非常简单的运算。而这样简单的运算用FPGA将很容易实现,并且能达到非常高的取样速率。在比较低的取样速率时,整体上很复杂的程序可以使用DSP,这对于FPGA来讲是很困难的。
  对于较低速的事件,DSP是有优势的。可以将它们排队,并保证它们都能执行,但是在它们处理前可能会有些时延。而FPGA不能处理多事件,因为每个事件都有专用的硬件,但是采用这种专用硬件实现的每个事件的方式可以使各个事件同时执行。
  如果需要主工作环境进行切换,DSP可以通过在程序里分出一个新的子程序的方式来完成,而对于每种配置FPGA需要建立专门的资源。如果这些配置是比较小的,那么在FPGA中可以同时存在几种配置;如果配置较大则意味着FPGA需要重新配置,而这种方法只在某些时候可以采用。
  最后,FPGA是以框图方式编程的,这样很容易看数据流。DSP是按照指令的顺序流来编程的。大多数的单处理系统都是以某种框图方式开始设计的。实际上,系统设计者大多认为将框图移植给FPGA比将其转化为DSP的C代码更容易。

  3 如何进行DSP和FPGA方案选择
  3.1 方案选择原则
  在选择数字系统核心处理部分的方案时,有很多因素需要考虑。例如如何充分利用已有资源(包括软、硬件)、系统要求的工作时钟速率以及算法或工作方式的特点等,这些对最佳方案的选择有很大的影响。
  具体地说,在最初的方案论证阶段,可以根据如下问题的回答情况来进行方案选择:
  (1)该系统的取样速率是多少?
  如果高于几MHz,FPGA是理所当然的选择。
  (2)系统是否已经使用C语言编制的程序?如果是,DSP可以直接地实现。它可能达不到方案的最佳实现,但很容易进一步开发。
  (3)系统的数据率是多少?
  如果高于20~30Mbyte/second,则用FPGA处理更佳。
  (4)有多少个条件操作?
  如果没有,FPGA是很好的;如果很多,则软件的实现即DSP的实现是更好的选择。
  (5)系统是否使用浮点?
  如果是,则使用可编程的DSP更好。
  (6)所需要的库是否能够获得?
  DSP和FPGA都提供诸如FIR或FFT等基本的构建模块。然而,更复杂的或专用的构件可能得不到,这将决定选择。


  3.2 方案选择示例
  下面提供了几个数字电路设计例子,有助于理解前面介绍的方案选择原则。
  (1)用于无线数据接收机的抽样滤波器。典型的CIC(Control Integrated Circuit 控制集成电路)滤波器工作在50~100MHz的取样率,5步CIC有10个寄存器和10个加法器。要求加速度在500~1000MHz.
  在这一速率下任何的DSP处理器将很难实现。然而CIC只有非常简单的结构,这样以FPGA来实现将会很简单。100MHz的取样率可以达到,甚至某些型号的FPGA还可以有些剩余资源来实现进一步的处理。
  (2)实现通信堆栈协议--ISDN(Integrated Services Digital Network 综合服务数字网)。IEEE1394有很复杂、大量的C代码,完全不适合用FPGA来实现;但是用DSP来实现却很简单。不仅如此,一个信号编码基数可以得到保留,这样可以使代码堆栈在某一产品的DSP上来实现,或者在另一块DSP上的分离的协议处理器来实现。这将给专门提供为代码堆栈授权的供应厂家以机会。
  (3)数字射频接收机的基带处理器。一些类型的接收机需要FFT来获得信号,然后匹配滤波器一次获得信号,这两个模块可以很简单的用任何一种方案实现。然而如果要求工作模式转换/信号获得和信号接收的转换;则采用DSP方案更适合。因为FPGA方案需要同时完成两个模块。
  这里要注意,射频用FPGA实现更好,因为这是一个混合、多任务的系统。如果应用更大的FPGA,这样两个模块可以同时用一个FPGA来实现。
  (4)图象处理器。对于图象的处理过程多是简单的和重复的,这样很适合用FPGA实现。然而,一个成像处理流程往往用于在所观测的目标识别“斑点”或“感兴趣的区域”.这些“斑点”可能大小不一样,造成后端的判断及处理过程趋于复杂。同时,所用的算法往往是自适应的,取决于斑点是什么样的。所以用DSP构成图象处理管道的后端处理部分是合适的。
  总之,DSP和FPGA代表着两种数字系统的信号处理的过程,各有所长和不足之处。对于许多高速采样频率的应用,特别是任务比较固定或重复的情况下,适合采用FPGA方案;同样,对于较低的取样速率和有很高复杂度的软件问题的情况适合采用DSP方案。

  4 新的设计思想
  4.1 DSP+FPGA结构
  DSP+FPGA结构最大的特点是结构灵活,有较强的通用性,适于模块化设计,从而能够提高算法效率;同时其开发周期较短,系统易于维护和扩展。
  例如,一个由DSP+FPGA 结构实现的实时信号处理系统中,低层的信号预处理算法处理的数据量大,对处理速度的要求高,但运算结构相对比较简单,适于用FPGA进行硬件实现,这样能同时兼顾速度及灵活性。高层处理算法的特点是所处理的数据量较低层算法少,但算法的控制结构复杂,适于用运算速度高、寻址方式灵活、通信机制强大的DSP芯片来实现。
  FPGA可以完成模块级的任务,起到DSP的协处理器的作用。它的可编程性使它既具有专用集成电路的速度,又具有很高的灵活性。
  DSP具有软件的灵活性;而FPGA具有硬件的高速性,从器件上考察,能够满足处理复杂算法的要求。这样DSP+FPGA的结构为设计中如何处理软硬件的关系提供了一个较好的解决方案。同时,该系统具有灵活的处理结构,对不同结构的算法都有较强的适应能力,尤其适合实时信号处理任务。


  4.2 嵌入DSP模块的FPGA
  应用将一些能实现基本数字信号处理功能的DSP模块嵌入的FPGA芯片是数字电路设计的另一个大趋势。
  有些公司已经或计划把基于ASIC的微处理器或DSP芯核与可编程逻辑阵列集成组合在一块芯片上。FPGA提供的DSP性能已超过1280亿MAC每秒,大大高于目前主流供应商所能提供的传统DSP的性能。
 
  
  可以预测,在不久的将来,单一的DSP或FPGA实现的数字系统会被DSP+FPGA的结构或嵌入DSP模块的FPGA设计结构所取代。


相关帖子

沙发
usysm| | 2018-7-21 17:03 | 只看该作者
考虑DSP芯片的处理能力和DSP算法的运算量

使用特权

评论回复
板凳
typeof| | 2018-7-21 17:03 | 只看该作者
在DSP系统的设计流程中,选择合适的器件非常重要

使用特权

评论回复
地板
yujielun| | 2018-7-21 17:04 | 只看该作者
般而言,定点DSP芯片的价格较便宜,功耗较低,但运算精度稍低。

使用特权

评论回复
5
htmlme| | 2018-7-21 17:04 | 只看该作者
TI的TMS320C2XX/C54X系列属于定点DSP芯片,低功耗和低成本是其主要的特点。

使用特权

评论回复
6
pklong| | 2018-7-21 17:04 | 只看该作者
DSP应用系统的运算量是确定选用处理能力为多大的DSP芯片的基础。

使用特权

评论回复
7
touser| | 2018-7-21 17:04 | 只看该作者
DSP最基本的速度指标是MIPS(百万条指令每秒)和MFLOPS(百万次浮点运算每秒)

使用特权

评论回复
8
myiclife| | 2018-7-21 17:05 | 只看该作者
要考虑DSP输入/输出数据的速度是否足够快。

使用特权

评论回复
9
uytyu| | 2018-7-21 17:05 | 只看该作者
选择DSP芯片时必须注意其开发工具的支持情况,包括硬件和软件。

使用特权

评论回复
10
iyoum| | 2018-7-21 17:05 | 只看该作者
定点DSP较便宜,功耗较低,但运算精度稍低。

使用特权

评论回复
11
wwppd| | 2018-7-21 17:06 | 只看该作者
选择DSP芯片时非常重要的一个环节。

使用特权

评论回复
12
touser| | 2018-7-21 17:06 | 只看该作者
FFT和FIR滤波器的速度及除法、求平房根等特殊运算的速度。

使用特权

评论回复
13
usysm| | 2018-7-21 17:06 | 只看该作者
通用DSP芯片的代表性产品包括TI公司的TMS320系列

使用特权

评论回复
14
pklong| | 2018-7-21 17:06 | 只看该作者
运算量小则可以选用处理能力不是很强的DSP芯片,从而可以降低系统成本。

使用特权

评论回复
15
typeof| | 2018-7-21 17:06 | 只看该作者
要选择性价比最高的器件才能够为下一步开发提供便利。

使用特权

评论回复
16
htmlme| | 2018-7-21 17:06 | 只看该作者
TMS320C3X/C4X/C67X属于浮点DSP芯片,运算精度高,用C语言编程方便,开发周期短,但同时其价格和功耗也相对较高。

使用特权

评论回复
17
yujielun| | 2018-7-21 17:06 | 只看该作者
浮点DSP芯片的优点是运算精度高,且C语言编程调试方便,但价格稍贵,功耗也较大

使用特权

评论回复
18
wwppd| | 2018-7-21 17:06 | 只看该作者
只有选定了DSP芯片才能进一步设计外围电路集系统的其它电路。

使用特权

评论回复
19
iyoum| | 2018-7-21 17:06 | 只看该作者
浮点DSP稍贵,功耗较高,但运算精度高,C语言编程调试方便。

使用特权

评论回复
20
uytyu| | 2018-7-21 17:06 | 只看该作者
DSP的运行速度要高得多,所以片内存储器越多越好。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1049

主题

1522

帖子

8

粉丝