1.jpg (26.95 KB)
2010-8-2 06:15
注:只有在PLL断开连接时,才可更换PLL输入时钟源。在更换完时钟源后必须在系统时钟源更新使能寄存器先写0然后再写1。 2.jpg (13.49 KB)
2010-8-2 06:15
②.可用来驱动系统的时钟源包括IRC振荡器、输入时钟到系统PLL、WDT振荡器和系统PLL时钟输出。
3.jpg (28.96 KB)
2010-8-2 06:15
注:在更换完主时钟源后必须在主时钟源更新使能寄存器先写0,然后再写1。
4.jpg (12.12 KB)
2010-8-2 06:15
3. PLL频率计算中的参数:
5.jpg (40.57 KB)
2010-8-2 06:15
FCLKOUT = M×FCLKIN = FCCO /(2×P) ②
计算M值以获得所需的输出频率FCLKOUT,M = FCLKOUT / FCLKIN; ③
找出一个值使得FCCO=2×P×FCLKOUT; ④
检查所有的频率和分频器值设置,是否符合“系统PLL控制寄存器(SYSPLLCTRL)位功能描述”内的限定。 在PLL的输入时钟频率范围为10MHz~25MHz内,允许M值的范围为1~32,这是支持主振荡器和IRC操作的整个M值的范围。 |