打印
[资料分享]

全差动运放补偿误差电路

[复制链接]
436|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
Jasmines|  楼主 | 2018-11-29 10:34 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
全差动运放补偿误差电路


         图中显示的是一个使用全差动运算放大器的简化示意图,例如:OPA1632,其配置为一个为 24 位 ADC(例如: ADS1271)提供信号的单位增益缓冲器。该电路是 ADC 评估电路板的简化示意图。运算放大器由 LDO 供电,其线压、负载和温度精度为 3%。LDO 的输出电压针对 ±15V 标称值进行配置。


  


  计算补偿误差影响的示例电路


  如果每个 LDO 的输出电压均恰好各是 +15V 和 –15V,则共模输入电压刚好为 0V。就本例而言,如果零伏在其输入上,则我们自 ADC 读取零计数。那么,电源大小相等而在运算放大器输入上没有信号的情况下,您会从 ADC 读取零计数。

  然而,假设正电压 LDO 输出增加 3%,仍然没有超出 LDO 规范。使用 15V 输出时,这 3% 的变化等同于电源电压从 450mV 上升到 15.45V。根据数据表,运算放大器的典型 PSRR 为 97dB。




相关帖子

沙发
Jasmines|  楼主 | 2018-11-29 10:36 | 只看该作者
全差动运放补偿误差电路

文档1.pdf

94.51 KB

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

745

主题

1077

帖子

10

粉丝