[STM32F1] stm32 f103的抗干扰性如何

[复制链接]
2979|8
 楼主| 封尘 发表于 2018-12-31 10:46 来自手机 | 显示全部楼层 |阅读模式
使用stm32f103rbta的PB0与PB10做上拉输入,高电平有效,在比较乱的电磁环境下,有没可能发生io误动作,请各位大神分析一下,为小弟解惑,谢谢
yongwong9901 发表于 2018-12-31 12:37 | 显示全部楼层
可能,芯片供电电源隔离,IO口用光耦隔离
mmuuss586 发表于 2018-12-31 13:32 | 显示全部楼层
加些隔离,保护处理好了
mmuuss586 发表于 2018-12-31 13:32 | 显示全部楼层
用在工控上还是比较多的;都没问题
lihui567 发表于 2019-1-2 08:42 | 显示全部楼层
主要是电源容易被收到干扰重启或者死机的情况,IO口受到的可能性不大
taborguo 发表于 2019-1-2 11:37 | 显示全部楼层
皈依 发表于 2019-1-3 08:31 | 显示全部楼层
看干扰性一般 需要外围硬件的支撑
wakayi 发表于 2019-1-4 12:52 | 显示全部楼层
当然偶可能  在画版图的时候可以优化一下
木木guainv 发表于 2019-1-4 13:03 | 显示全部楼层
如果很乱的话就有可能
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1

主题

1

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部