发布时间:2019-01-21 13:43:24
截止时间:2019-02-20 13:43:24
项目周期:详谈
现居地址:浙江省杭州市滨江区
项目描述:
控制电路板功能描述:
(1) 控制电路板发送4路时钟信号(高低电平符合TTL规则),时钟频率249kHz到3MHz软件可调(频率精度高于+10Hz),时钟延迟可调(可调精度1ns,可调范围100ns);
例如:上位机通过网口给FPGA发送数组[a1,a2,…,an][t][b1,b2,b3]数组长度为10000,a1,a2…,an是设置的频率(频率范围249kHz到3MHz),t是频率变换时间间隔,b1是2通道相对与1通道的时钟延迟,b2是3通道相对与1通道的时钟延迟,b3是4通道相对与1通道的时钟延迟。
(2) 控制板预留SPI接口和外部AD芯片通讯(AD模块由我们提供)。
(3) FPGA和PC通讯采用100M网口通讯
(4) FPGA上传数据方案
1.将采到的AD值和所对应的频率值通过网口上传至上位机,即采一个传一个。
例如:[频率,AD值]
2.将采到的AD值先存入DDR中,当完成传输周期后,一起打包上传至上位机
例如:[频率1,AD值1,AD值2,…,频率2,AD值1,AD值2,…]
注:在下一个传输周期开始时,即FPGA写入DDR的同时不影响上一个周期数据的读取和传输。
去竞标 |