打印
[应用相关]

电源问题

[复制链接]
661|9
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
bbapple|  楼主 | 2019-1-27 17:17 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

现在以ASIC、DSP、FPGA等组成的系统中芯片都是低功耗设计,供电部分也变得越来越复杂。不仅对不同电平值的电压精度、输出电流、纹波、冲击等要求十分严格,而且同一个芯片的不同电平的上电时序也有了要求。整个系统的电源设计都采用了美国德州仪器公司的电源器件。  ADSP2183的供电相对比较简单,这里主要讨论FPGA的供电。手册规定,EP2S30F484的电源基本分为这几种:核心供电(Vccint)为1.2V;各个BANK的I/O口供电(Vccio),锁相环数字供电(Vccpll_d)为1.2V,锁相环模拟供电(Vccpll_a)为1.2V。还有Vccpd为3.3V),它是StratixII FPGA新定义的一个供电,其作用是为所有相关的3.3V/2.5V的配置输入缓冲器和JTAG相关引脚提供稳定可靠的供电。它要求从0~3.3V的抬升时间必须小于100ms,否则Stratix II FPAG将不能配置成功。
现在以ASIC、DSP、FPGA等组成的系统中芯片都是低功耗设计,供电部分也变得越来越复杂。不仅对不同电平值的电压精度、输出电流、纹波、冲击等要求十分严格,而且同一个芯片的不同电平的上电时序也有了要求。整个系统的电源设计都采用了美国德州仪器公司的电源器件。  ADSP2183的供电相对比较简单,这里主要讨论FPGA的供电。手册规定,EP2S30F484的电源基本分为这几种:核心供电(Vccint)为1.2V;各个BANK的I/O口供电(Vccio),锁相环数字供电(Vccpll_d)为1.2V,锁相环模拟供电(Vccpll_a)为1.2V。还有Vccpd为3.3V),它是StratixII FPGA新定义的一个供电,其作用是为所有相关的3.3V/2.5V的配置输入缓冲器和JTAG相关引脚提供稳定可靠的供电。它要求从0~3.3V的抬升时间必须小于100ms,否则Stratix II FPAG将不能配置成功。
EP2S30F484的(Vccint)是由TP54312提供,1.2V(Vccpll_a/Vccpll_d)是TP73633提供,3.3V(Vccpd)是TP78601提供,整个系统的3.3V供电是TP75533提供。
沙发
wanglaojii| | 2019-1-27 17:23 | 只看该作者

直到其他电源达到设计的可靠状态,以确保配置过程的正确完成。

使用特权

评论回复
板凳
laozhongyi| | 2019-1-27 17:25 | 只看该作者
其实在每种电源设计的时候,都加入了二极管反向保护和瞬态电压抑制器进行瞬间过冲保护。

使用特权

评论回复
地板
mmuuss586| | 2019-1-27 19:51 | 只看该作者

使用特权

评论回复
5
Edisons| | 2019-1-27 23:00 | 只看该作者

同一种电源的模拟和数字部分也用电感隔离开了,相应的模拟地层和数字地层之间也物理分隔开

使用特权

评论回复
6
_gege| | 2019-1-27 23:01 | 只看该作者
在合适的位置点用Ferrite Bead(铁氧体磁珠)做了连接,最大程度的减小EMI。

使用特权

评论回复
7
Mozarts| | 2019-1-27 23:05 | 只看该作者
模拟地和数字地之间0欧电阻隔开是惯例。。

使用特权

评论回复
8
Listate| | 2019-1-27 23:06 | 只看该作者

电源要稳定可靠,还要做好保护

使用特权

评论回复
9
yediezeus| | 2019-1-28 10:52 | 只看该作者

使用特权

评论回复
10
bvbgbhbn| | 2019-1-28 14:03 | 只看该作者
电源的稳定可靠是一套系统稳定运行的基础。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

293

主题

1811

帖子

1

粉丝