打印

INT0外部中断下降沿和低电平触发

[复制链接]
649|16
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
guoyt|  楼主 | 2019-2-21 19:29 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
INT0外部中断下降沿和低电平触发
沙发
lium| | 2019-2-21 19:32 | 只看该作者

下降沿是一个点,低电平是一个时间段,需要一直触发中断的用电平,只在变化时触发一次的,用沿。

使用特权

评论回复
板凳
hanwe| | 2019-2-21 19:36 | 只看该作者
下降沿触发是锁存中断信号——D触发器**的,意即:即使当时CPU来不及响应中断,外部中断信号撤消后,由于D触发器的**作用,消失的中断信号仍然有效,直到被响应并进入中断ISR,**的中断信号才会由硬件清除

使用特权

评论回复
地板
yufe| | 2019-2-21 19:40 | 只看该作者
下降沿检测的是电平变化,高电平转低电平,
低电平检测的是只要低电平保持就是,
差异是,如果是采用下降沿检测外部中断,检测到高电平转低电平会中断,但是如果中断检测口一直保持低电平,则无法产生下次中断,需要等下次检测到高电平转低电平才会中断。
如果是采用低电平检测外部中断,检测到低电平会中断,但是如果中断检测口一直保持低电平,中断处理完成后,会继续产生下次中断,需要检测到高电平才会停止中断产生。。

使用特权

评论回复
5
llia| | 2019-2-21 19:44 | 只看该作者
低电平触发是即时的,当外部中断信号撤消时,中断申请信号随之消失。

使用特权

评论回复
6
guoyt|  楼主 | 2019-2-21 19:47 | 只看该作者
什么意思?

使用特权

评论回复
7
yufe| | 2019-2-21 19:57 | 只看该作者
如果在外部中断信号作用申请期间,CPU来不及响应此中断,那么有可能,这次中断申请就漏掉了

使用特权

评论回复
8
zhanglli| | 2019-2-21 20:02 | 只看该作者
显然下降沿触发不会漏掉短暂的中断申请信号。

使用特权

评论回复
9
wangzsa| | 2019-2-21 20:06 | 只看该作者
低电平触发是即时的,当外部中断信号撤消时,中断申请信号随之消失 很有道理

使用特权

评论回复
10
zhanglli| | 2019-2-21 20:10 | 只看该作者
低电平触发信号低电平宽度显然不能大于ISR响应执行时间,否则,当ISR完成,RETI退出中断时,将再次被低电平触发,如此反复响应中断

使用特权

评论回复
11
lium| | 2019-2-21 20:13 | 只看该作者
低电平触发是即时的,当外部中断信号撤消时,中断申请信号随之消失 很有道理

使用特权

评论回复
12
guoyt|  楼主 | 2019-2-21 20:16 | 只看该作者


哦,解释的好详细啊,多谢大家

使用特权

评论回复
13
baimiaocun2015| | 2019-2-24 23:31 | 只看该作者
中断信号的处理是非常重要的

使用特权

评论回复
14
tongbu2015| | 2019-2-27 23:46 | 只看该作者
yufe 发表于 2019-2-21 19:40
下降沿检测的是电平变化,高电平转低电平,
低电平检测的是只要低电平保持就是,
差异是,如果是采用下降沿 ...

这个解析的非常好的,,上下沿的中断的响应阶段是不一样的

使用特权

评论回复
15
tongbu2015| | 2019-2-27 23:47 | 只看该作者
还有就是合适的设计上下边沿的中断至关重要

使用特权

评论回复
16
zhangbo1985| | 2019-2-28 14:12 | 只看该作者
上升沿、下降沿的只是中断响应的时间点的不一样的

使用特权

评论回复
17
chuntian2016| | 2019-2-28 21:00 | 只看该作者
边沿中断的设计不算复杂的

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1018

主题

9067

帖子

3

粉丝