打印

DSP引脚有的要上拉,或者下拉的原则是怎样的?

[复制链接]
1523|13
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
yszong|  楼主 | 2019-3-13 15:21 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
jiajs| | 2019-3-13 15:28 | 只看该作者

我经常在设计时为某一管脚是否要设置上/下拉电阻而犹豫不定,搞的不太准。

使用特权

评论回复
板凳
wyjie| | 2019-3-13 15:33 | 只看该作者
上下拉电阻就是将不确定的状态拉为固定的电平  还可以起到限制电流的作用   还可以起到输出的驱动能力

使用特权

评论回复
地板
dengdc| | 2019-3-13 15:37 | 只看该作者

也就是加了上拉电阻  另一端接到了电源端  这样就可以为接在后面的负载提供电流

使用特权

评论回复
5
wuhany| | 2019-3-13 15:40 | 只看该作者

你先这样理解一下吧  如果输出级是集电极开漏   肯定要加上拉电阻  如果不加就不会出现高电平

使用特权

评论回复
6
shimx| | 2019-3-13 15:43 | 只看该作者

最常见的就是比较器的输出端  如LM393   你看看内部原理图  

使用特权

评论回复
7
spark周| | 2019-3-13 15:47 | 只看该作者
关于DSP   常见要加的datasheet中都会有提示

使用特权

评论回复
8
午夜粪车| | 2019-3-13 15:49 | 只看该作者
如中断引脚   你加了上拉  就不会带来不期望的低电平导致中断

使用特权

评论回复
9
huangchui| | 2019-3-13 15:52 | 只看该作者


DSP的通用IO口基本上都有内部上拉选择功能,使不使能看需要。

使用特权

评论回复
10
zhenykun| | 2019-3-13 15:55 | 只看该作者
C6000系列的输入引脚内部一般都有弱的上拉或者下拉电阻,一般不需要考虑外部加上拉或者下拉电阻,特殊情况根据需要配置。

使用特权

评论回复
11
dengdc| | 2019-3-13 15:58 | 只看该作者

设计的时候加上的吧,若最终不用的话就不焊接的啦

使用特权

评论回复
12
lizye| | 2019-3-13 16:01 | 只看该作者
驱动能力不足最好上拉电阻。

使用特权

评论回复
13
liliang9554| | 2019-3-13 16:03 | 只看该作者

楼主是要驱动什么芯片?

使用特权

评论回复
14
yszong|  楼主 | 2019-3-13 16:08 | 只看该作者

结贴了,多谢大家讨论这么多哈,呵呵

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

830

主题

11379

帖子

4

粉丝