打印

请教:单片机晶振为何要加匹配电容??加它的原因是什么

[复制链接]
4629|5
手机看帖
扫描二维码
随时随地手机跟帖
沙发
PowerAnts| | 2008-7-25 16:28 | 只看该作者

晶体通常呈感性

工作在串联谐振频率与并联谐振频率之间,需加电容才能起振。

使用特权

评论回复
板凳
木头东瓜| | 2008-7-25 20:23 | 只看该作者

这个问题井冈上做手机的WSW最有发言权

使用特权

评论回复
地板
computer00| | 2008-7-26 00:46 | 只看该作者

找个三点式振荡电路来看看……

使用特权

评论回复
5
无名小辈| | 2008-7-26 11:49 | 只看该作者

这是晶振能够正常工作、稳定工作的必要条件,

满足谐振的要求,电容三点式的。晶振加电容。。。  晶体元件的负载电容是指在电路中跨接晶体两端的总的外界有效电容。是指晶振要正常震荡所需要的电容。一般外接电容,是为了使晶振两端的等效电容等于或接近负载电容。要求高的场合还要考虑ic输入端的对地电容。应用时一般在给出负载电容值附近调整可以得到精确频率。此电容的大小主要影响负载谐振频率和等效负载谐振电阻。
  晶振的负载电容=[(Cd*Cg)/(Cd+Cg)]+Cic+△C式中Cd,Cg为分别接在晶振的两个脚上和对地的电容,Cic(集成电路内部电容)+△C(PCB上电容).就是说负载电容15pf的话,两边个接27pf的差不多了,一般a为6.5~13.5pF   
   各种逻辑芯片的晶振引脚可以等效为电容三点式振荡器. 晶振引脚的内部通常是一个反相器, 或者是奇数个反相器串联. 在晶振输出引脚 XO 和晶振输入引脚 XI 之间用一个电阻连接, 对于 CMOS 芯片通常是数 M 到数十 M 欧之间. 很多芯片的引脚内部已经包含了这个电阻, 引脚外部就不用接了. 这个电阻是为了使反相器在振荡初始时处与线性状态, 反相器就如同一个有很大增益的放大器, 以便于起振. 石英晶体也连接在晶振引脚的输入和输出之间, 等效为一个并联谐振回路, 振荡频率应该是石英晶体的并联谐振频率. 晶体旁边的两个电容接地, 实际上就是电容三点式电路的分压电容, 接地点就是分压点. 以接地点即分压点为参考点, 振荡引脚的输入和输出是反相的, 但从并联谐振回路即石英晶体两端来看, 形成一个正反馈以保证电路持续振荡. 在芯片设计时, 这两个电容就已经形成了, 一般是两个的容量相等, 容量大小依工艺和版图而不同, 但终归是比较小, 不一定适合很宽的频率范围. 外接时大约是数 PF 到数十 PF, 依频率和石英晶体的特性而定. 需要注意的是: 这两个电容串联的值是并联在谐振回路上的, 会影响振荡频率. 当两个电容量相等时, 反馈系数是 0.5, 一般是可以满足振荡条件的, 但如果不易起振或振荡不稳定可以减小输入端对地电容量, 而增加输出端的值以提高反馈量.

设计考虑事项:

1.使晶振、外部电容器(如果有)与 IC之间的信号线尽可能保持最短。当非常低的电流通过IC晶振振荡器时,如果线路太长,会使它对 EMC、ESD 与串扰产生非常敏感的影响。而且长线路还会给振荡器增加寄生电容。 
2.尽可能将其它时钟线路与频繁切换的信号线路布置在远离晶振连接的位置。 
3.当心晶振和地的走线 
4.将晶振外壳接地
        如果实际的负载电容配置不当,第一会引起线路参考频率的误差.另外如在发射接收电路上会使晶振的振荡幅度下降(不在峰点),影响混频信号的信号强度与信噪.
        当波形出现削峰,畸变时,可增加负载电阻调整(几十K到几百K).要稳定波形是并联一个1M左右的反馈电阻.

  以后有资料大家共享哈,,,我提出的问题一直都没人回答。。MSP的大侠们。。。

使用特权

评论回复
6
chunyang| | 2008-7-26 13:22 | 只看该作者

不是所有晶体振荡电路都需要匹配电容

是否需要由振荡电路的形式决定,分析时需采用晶体的等效模型。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

5

主题

34

帖子

0

粉丝