打印

电平转换

[复制链接]
1278|7
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
legend_yuan|  楼主 | 2011-9-13 15:32 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
yewuyi| | 2011-9-13 15:51 | 只看该作者
FPGA 是1.8V的TTL, IC输入最低是1.75V,但是想保险点,想把1.8V提到2.5V
现有的想法是把FPGA设置为漏极输出,用2.5V上拉,这个方法是否可行
实在不想用电平转换芯片 ...
legend_yuan 发表于 2011-9-13 15:32


可以,最好在FPGA的输出口上再串一个大点的限流电阻,FPGA输出高阻时,2.5V形成上拉

使用特权

评论回复
板凳
cobraking| | 2011-9-13 16:28 | 只看该作者
开漏加上拉速度不能高,要结合你的信号频率考虑。
FPGA相关BANK的IO电源不能换高点的吗?

使用特权

评论回复
地板
chunyang| | 2011-9-13 18:40 | 只看该作者
开漏输出然后上拉是可以的,但确实要注意信号频率。

使用特权

评论回复
5
legend_yuan|  楼主 | 2011-9-15 11:04 | 只看该作者
我把2个方案都画上了,频率不高,但是不知道稳定性如何,如何确定这个数据传输的最大速率呢,与上拉电阻大小有关吗

使用特权

评论回复
6
legend_yuan|  楼主 | 2011-9-15 11:16 | 只看该作者
网上查了下,基本上就是RC充放电的原理,当R比较大时,速率较小,功耗也小,当R比较小时,速度高,但是功耗大。

使用特权

评论回复
7
cobraking| | 2011-9-15 11:16 | 只看该作者
跟上拉阻值和负载电容,分布电容有关。
即使工作正常,也要用示波器观察下波形。

使用特权

评论回复
8
legend_yuan|  楼主 | 2011-9-15 11:17 | 只看该作者
3# cobraking
一切为了低功耗@~@

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

45

主题

303

帖子

0

粉丝