打印
[其他模拟产品-信号链]

利用 IBIS 模型研究信号完整性问题(3)

[复制链接]
2031|2
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
输出升降时间
在整个行业中,升降时间规范的惯例是使用输出信号在 10% 90% 轨至轨信号之间摆动所需的时间,其一般为 0 DVDD“IBIS 开放式论坛的升时间定义相同,其获得采用是由于 CMOS 开关波形尾部较长。

IBIS 模型内的输出、I/O 和三态模型,有一些位于“[Ramp]”关键字下面的规范,该关键字针对 R_load (test load)dV/dt_r (rise time) dV/dt_f (fall time)。升降时间数据范围为电压-输出信号的 20% 80%。如果典型 dV/dt_r 值的分母乘以 0.8/0.6,则升时间值将在 20%-80% 摆动到 10%-90% 动之间变化。请注意,该数据代表一个电阻性负载 R_load 的缓冲器。ads129x.ibs 文件中,DIO_33 数据假设为一个 50-Ω 负载,因此该数据未达到 DVDD。该计算产生的数值,为各种传输线计算提供了正确的 tRise 值,例如 fKneef3dB 和升沿长度。


利用
IBIS 设计传输线

本文以讨论一个错配端接阻抗的 PCB 作为开始。之后,我们通过 IBIS 模型,了解和查找这种传输问题的一些关键组成元素。就此而言,这种问题应该有解决的方案。图 7 显示了端接校正策略,而图 8 则显示了校正之后的波形。

8 端接校正的稳定信号




若想设计 PCB 传输线,第一个步骤便是从产品说明书收集资料。第二个步骤是检查 IBIS 模型,找到无法从说明书中获取的一些参数输入/输出阻抗、升时间和输入/输出电容。在进入到硬件阶段,需利用 IBIS 模型找到一些关键的产品规范,并对最终设计进行仿真。

相关帖子

沙发
elecintop| | 2011-9-16 10:22 | 只看该作者
好详细的资料!谢谢楼主分享

使用特权

评论回复
板凳
sqcumt123| | 2011-9-16 15:22 | 只看该作者
好资料,继续关注中,有个附件下载就更好啦!

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

0

主题

92

帖子

1

粉丝