[电子元器件] 请教一下关于adc输入电压的问题

[复制链接]
1262|7
 楼主| zaryleik 发表于 2019-3-28 16:47 | 显示全部楼层 |阅读模式
我现在想用ad5428数模转换器,电源范围是2.5-5.5v,如果我给vdd接5v,那么数据引脚高低电平范围是多少,比如我接fpga的3.3v,也算是高电平吗
 楼主| zaryleik 发表于 2019-3-28 16:49 | 显示全部楼层
这是产品网址,有中文说明书,哪位大佬帮忙看看,多谢了
https://www.analog.com/cn/products/ad5428.html
lihui567 发表于 2019-3-29 12:37 | 显示全部楼层
是否是高电平,要看你的fgga芯片手册了,肯定有高低电平说明
userwjp 发表于 2019-3-29 14:10 | 显示全部楼层
数字端的高电平是1.7V以上,低电平是在VDD为5V时是0.8V以下。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
airwill 发表于 2019-3-29 19:11 | 显示全部楼层
这个 高低电平, 需要从手册的数据来看
接口芯片间一定要保证高得足够, 低的足够, 信号方可正确传输.
戈卫东 发表于 2019-3-30 08:28 | 显示全部楼层
FPGA到ADC的控制信号,直接连就可以,DAC输出高电平是5V,如果FPGA不能接受5V,就需要转换一下
tianxj01 发表于 2019-3-30 08:55 | 显示全部楼层
标准MOS芯片,或者是MOS电平的芯片,在正常情况,3.3V和5V芯片的接口连接,简单一点的,输出低---输入高的,直接就可以了,3.3V,完全可以被5V芯片当成逻辑高电平,对于输出高--输入低的,由于牵涉到输入侧寄生二极管存在,所以就必须加稍大的串联电阻,以限制5V高电平输出时候通过3.3V芯片输入端寄生二极管的电流。
而典型的做法是采用开漏输出,输入侧接上拉,这样就完全没问题了。
顺便说一下,你这个ad5428,是DAC,不是ADC。
 楼主| zaryleik 发表于 2019-3-30 11:14 | 显示全部楼层
userwjp 发表于 2019-3-29 14:10
数字端的高电平是1.7V以上,低电平是在VDD为5V时是0.8V以下。

多谢,看到了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

11

主题

29

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部