打印

cyclone 4 配置

[复制链接]
1688|0
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
888zyx|  楼主 | 2011-9-24 18:54 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
现在用cyclone 4的FPGA  EP4CE6F17C8,配置MSEL0=1,MSEL1=0,MSEL2=0,使用AS配置模式,但是上电以后DCLK没有配置时钟输出(没有配置时序输出)。换成JTAG配置,不能配置,但把MSEL0改为0就可以使用JTAG配置,配置后的FPGA所有逻辑功能正常。现在有几点不明白,请高手解答:
1.资料上说JTAG模式对MSEL的电平没有限制,但是我测试必须要接地。
2,AS 模式为什么不可以(电压,信号都检查过很多遍,没问题。我以前的cyclone 2在AS模式配置时,一上电FPGA就输出配置时序,读取外部FLAH的数据)

相关帖子

发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

4

主题

10

帖子

1

粉丝