LVPECL即Low Voltage Positive Emitter-Couple Logic,也就是低压正发射极耦合逻辑,使用3.3V或2.5V电源,LVPECL是由PECL演变而来的,PECL即 Positive Emitter-Couple Logic,也就是正发射极耦合逻辑的意思,使用5.0V电源,而PECL是由ECL演变而来的,ECL即Emitter-Couple Logic,也就是发射极耦合逻辑,ECL有两个供电电压VCC和VEE。当VEE接地时,VCC接正电压时,这时的逻辑称为PECL;当当VCC接地时,VEE接负电压时,这时的逻辑成为NECL,VEE一般接-5.2V电源;一般狭义的ECL就是指NECL。
K#\0jv+Wv2H0 ECL分类:中国通信人博客o,Y$TB nn&s_
(ZQPT l+zd0
(?k\s]xP U} E.U0 中国通信人博客;HTw+w#z;wd
中国通信人博客6F,_*v(} v KY!X)r
ECL/PECL/LVPECL逻辑的优点:中国通信人博客C#PmMxS?E
1.
输出阻抗低(6~8ohm),输出阻抗高(可以看作无穷大),所以驱动能力特别强,它可以驱动50~130ohm特征阻抗的传输线而交流特性并没有明显的改变。由于驱动能力强,所以支持更远距离的传输,所以背板走线或长线缆传输基本上都使用ECL逻辑。中国通信人博客$uXp4L if
2.
ECL器件对电压和温度的变化不如TTL和CMOS器件敏感,ECL时钟驱动器产生的各路时钟的并发性更好,skew更小。中国通信人博客A M{'s+H6Z
3.
相对于同为差分信号的LVDS,ECL支持的速率更高,受工艺的限制,LVDS的逻辑很少有高于1.5GHz的应用,而ECL可以应用高于10GHz的场合,可以说,高于5GHz的场合,基本上是ECL和CML的天下。在所有的数字电路中,ECL的工作速度最高,其延时小于1ns,在中小规模集成电路,高速,超高速数字系统和设备中应用中国通信人博客]QC/i3x9Z/Y
4.
对传输线阻抗的适应范围更宽。LVDS属于电流型驱动,其终端的100ohm匹配电阻兼有产生电压的功能。因此,为了不改变信号的摆幅,终端电阻的阻值必须取100ohm,为了保证较好的信号完整性,LVDS的传输线阻抗也必须精确控制在50ohm,否则容易产生反射等SI问题。
[3D,{)avh~1U*f0
C,K]Anh"A0 ECL/PECL/LVPECL逻辑的缺点:中国通信人博客]2B#}9vl:{?h O
跟它的优点一样,ECL的缺点也很明显,那就是功耗大,噪声容限小,抗干扰能力弱。ECL电路的逻辑摆幅只有0.8V,直流噪声容限只有200mV。可以说,ECL的高速性能是用高功耗、低噪声容限为代价换来的。
+te?2_6u Q^9MDsC0
I'A"J:P"PQM;?5kaD0 |