0.5umCMOS新型电流反馈放大器的分析与设计
摘要:设计了一种CMOS电流反馈运算放大器,通过在输出端采用电阻反馈,增强带负载能力,利用MOS管实现串联电阻以消除补偿电容带来的低频零点,通过高输出阻抗镜像电流镜增大了电路的增益,并用共源共栅电流源为电路提供偏置电流以减小电源电压的变化对偏置电流影响。使用BSM3 0.5um CMOS工艺参数,PSPICE模拟结果获得了与增益关系不大的带宽,电路参数为:84.2dB增益,447MHz的单位增益带宽,62度的相位裕度,138dB共模抑制比以及在1V电源电压仅产生0.7mW的功耗。
1 引 言 随 着 MOS 器件应用的广泛, 基于CMOS 电路结构的电流反馈运算放大器 (CFOA)由于理论上有无限制的转换速率和闭环工作时具有与增益无关的带宽,在 高速A/D 和D/A 转换器,高速数据采集、传感器、电源、视频、射频等高频高速电 子系统中被广泛采用。CFOA 与传统的VFOA 相比具有许多优点,最主要的特 点是CFOA 的输入级抛弃了差动电路,而采用互补跟随电路,提高了输入级转换速 率;同时其闭环带宽与增益无关,不存在增益带宽积的限制。但电源电压大部分都 大于±1.5V,功耗比较大,但这一状况会随着CMOS 工艺的成熟而得到解决,尽可 能地降低电路的电压和功耗是模拟集成电路的发展趋势,已经受到国际上的广泛关 注。
2 放大器的设计 图 1 为本文设计的电路结构,M1、M2、M3、M4 构成输入缓冲级。Z 是高阻抗输出端。假设在反相端产生电流I1-I2=In,则此电流通过由M1—M8、M28—M29 组 成的电流镜传输到Z 端,然后转换成电压进行下一级放大。设开环跨阻增益为Z ( jf ), 则:
并在电路中采用MOS 管M15—M18 实现的串联电阻与电容C1 和M19 形成的电容 进行相位补偿,并消除C1 和M19 电容带来的低频零点。显然,从反向输入 端到Z 端,中间线性传输的物理量是电流,而且电流变化的幅值在理论上没有限制, 这就是CFOA 能获得高速特性的根本原因。
3 电路分析 3.1 输入级分析 在图 1 电路中,由M1—M8 和M28-M29 组成电路的输入级,V+端是同相输入 端,具有高输入阻抗。V -端是反相输入端,具有低输入阻抗,同时M3、M4 的推挽 结构也形成低输出阻抗,便于信号电流的流进或流出。M1、M2、M3 和M4 的互补 结构迫使V -跟随V+ ,反相输入端的电流In=I1-I2 ,其中I1、I2 分别为M3、M4 MOS 管的源极电流,当反相输入端信号电流为零时,I1=I2 。M20-M27 输入级提供1μA 的偏置电流。当同相端V+输入正极性信号时,反相端的输出电流由M3 提供;当 同相端V+输入负极性信号时,反相端的输入电流由M4 管提供。全电路的差模跨导增 益为:
在等式中gm 代表M3 的跨导, R 为M1 的源极电阻, r 代表M3 源极电阻。
3.2 输出级分析 CFOA 的电平转移级中,M11、M12 完成电平转移的功能,还有一个作用是隔离 输出级与中间放大级,避免输出级影响中间放大级。CMOS 互补放大器作为输出级, 具有较大的电压增益,但有一个缺点,输出阻抗太大,导致带负载能力较差。本文设计的输出级采用电阻反馈,用来减小输出电阻,改善其驱动性能。 输出级的电压增益为:
互补输出级经过密勒等效后的小信号电路如图2 所示.等效后的小信号电路如图3 所示.设K=Vout13 Vout11 ,根据密勒定理,可得到:
求输出阻抗时是在输入短路的情况下求得所以很显然, K 值无穷大, 由 R2 = R × K⁄K?1得R2 = R ,故输出阻抗R0 = rds13 /⁄rds14 /⁄R。可见,加反馈后的输出电阻减小 了很多,仿真结果也证明了这一点。
3.3 电路补偿原理分析 电容Cz 和电阻Rz 串联可进行电路的补偿。其补偿原理如图3 所示。由上图列 出节点方程并解方程,如果1 gm2 << R1, R2,两个极点离的较远,最后解出零点为:
当RZ = 1/gm2 ,零点消去,提高了电路的稳定性。如果RZ 稍大于1/gm2 ,则零点从S 平面的右半平面移到左半平面,也可提高电路的稳定性。 由于在微电子工艺中电阻或者电容过大会占用很大的面积,故图3 中的电阻RZ 用M15-M16 来实现,M19 起到电容的作用。静态时,M15,M16 中无电流.根据小 信号等效电路,可求得漏源端的等效电阻为RZ = 1/gm ,这里gm 为M15-M16 的跨 导,因此,当M15-M16 的跨导设计合理时可以起到电阻RZ 的作用。另外MOS 管M17-M18 也起到和M15-M16 相同的作用,M19 和M17-M18 对电路进行补偿。
4.原理分析与仿真 4.1 开环仿真结果 在图 1 中,M9、M10 构成运放第二增益级,其小信号增益为:
在PSPICE 下利用BSM3 0.5um CMOS 工艺参数,负载电容CL=20pF,得到该电路的差模 开环增益为84.2dB,单位增益带宽为676MHz,相位裕度为60°, 显然电路满足稳定性要求。
4.2 闭环特性分析与仿真 本文所设计的 CFOA 电路的交流小信号等效电路如图4。第一级是输入级,采用CCⅡ-。 第二级采用传统的两级运算放大器。
对图 4 小信号等效电路进行分析,CT 和RZ 是内部电容电阻;Rf 是反馈电阻。则:闭环电压增益的近似函数式为:
式(9)和式(10)表明,对于CFOA,其闭环带宽可用反馈电阻Rf 调节,闭环增益则可用 R1 进行控制,实现增益与带宽的独立控制。 用 PSPICE 分析其反向闭环特性,当固定R f =100K, R1分别取1K、10K、100K时,反 相闭环增益分别为40dB、20dB、 0dB,同相闭环增益与此类似。说明电路设计合理,体 现了CFOA 增益设置关系不大的带宽。
5 结论 本文的低压低功耗 CFOA,它在只需1V 电源电压情况下,仅产生0.7mW 功耗,84.2dB 的开环增益,62°的相位裕度,高达138dB 的共模抑制比, -0.85V~0.97V 的输出电压范围。 由于电源电压只有1V,使得功耗较小,这对便携式设备和需要较小电压的场合的利用极为 有利。 本文创新点:利用MOS 管实现串联电阻以消除补偿电容带来的低频零点,通过高 输出阻抗镜像电流镜增大了电路的增益,并用共源共栅电流源为电路提供偏置电流以减小电 源电压的变化对偏置电流影响。
|