打印

JFET电路问题

[复制链接]
2281|14
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
电源12v ,漏极电压调整至7v ,漏极电阻约800欧姆左右。
源极接地,栅极未接信号,也意味着悬空。
(jfet 跨导4000us  IDss = 11mA)

这样的状态下,我测量Vgs 居然是负电压,约不到-1v

这样的状态,Ids 应该是存在电流 6mA , Vgs怎么会有电压呢? ,应该是0啊
难道是栅极悬空,处于不定状态?

相关帖子

沙发
hanzhenwei|  楼主 | 2011-11-4 20:34 | 只看该作者
输入负脉冲 0.52v
输出 叠加在漏极直流电压7v之上的正脉冲,正脉冲的幅值能有2v

那就是信号被放大了4倍 ?

大家觉得结果正常吗,我感觉我的电路和正常的场效应管放大电路 不太一样。 有点畸形味道。

使用特权

评论回复
板凳
sxdxy| | 2011-11-4 21:47 | 只看该作者
这是NJFET,栅极电位要低于源极电位才能正常工作。悬空下测得-1V的话,应该是PN结内建电势。
偏置都不对,其他跨导、放大倍数等都免谈

使用特权

评论回复
地板
majipeng1986| | 2011-11-5 00:21 | 只看该作者
我没搞过JFET的电路,但是我搞过MSFET的。JFET也有N和P沟道的吧。你要看他们的输出特性曲线图。。然后就明白了

使用特权

评论回复
5
lymex| | 2011-11-5 08:35 | 只看该作者
栅源短路后Ids=6mA附近才正常,栅极悬空是不确定的,很可能Ids更小。
栅极悬空,输入阻抗很大,会捡拾交流和射频干扰信号,而栅极的二极管此时就有检波/整流作用,因此直接测试栅源电压就是负的了。干扰越大则负的越厉害。

使用特权

评论回复
6
hanzhenwei|  楼主 | 2011-11-5 17:14 | 只看该作者
那我这种电路,直接输入负脉冲的情况下,似乎也可以正常工作。

放大倍数经实测 好像是 漏极电阻乘以跨导。

使用特权

评论回复
7
vmospower| | 2011-11-5 19:31 | 只看该作者
仿真了一下:

此电路UGS>0

使用特权

评论回复
8
hanzhenwei|  楼主 | 2011-11-5 20:04 | 只看该作者
仿真的结果不准确,好像还是实测的准些,lymex分析了vgs为负的原因,虽然我没太看懂,呵呵
不知为啥检波整流就是负的了,为啥不是正的。。

使用特权

评论回复
9
vmospower| | 2011-11-5 20:19 | 只看该作者
仿真结果只讲正负还是准的。在没有输入的条件下,单纯讲楼主的电路的话,UGS绝对为正,因为电流从上往下流。

使用特权

评论回复
10
vmospower| | 2011-11-5 20:24 | 只看该作者
只有不接VCC才是0:lol

使用特权

评论回复
11
hanzhenwei|  楼主 | 2011-11-5 21:10 | 只看该作者
但实测是vgs为负,怎么解释??
我觉得还是lymex解释的有道理

你说的电流从上往下,我觉得不对,因为这是jfet ,管子,不是线路

使用特权

评论回复
12
vmospower| | 2011-11-5 21:21 | 只看该作者
楼主是不是在这个图之上接了外部电路呢?要不IDSS怎么可能能有11mA,uA级别才是啊。

使用特权

评论回复
13
lymex| | 2011-11-5 22:28 | 只看该作者
栅极为负的道理很简单啊,因为N-JFET的栅极是个向内的二极管,电流是从栅极流入的(看那个箭头),然后从源极流出,也就是源极为正、栅极为负。

使用特权

评论回复
14
hanzhenwei|  楼主 | 2011-11-5 23:11 | 只看该作者
13# lymex
电流是从栅极流入的(看那个箭头),然后从源极流出,也就是源极为正、栅极为负。

按这么说 电流由高流向低,栅极应该为正,源极为负啊

使用特权

评论回复
15
lymex| | 2011-11-6 08:29 | 只看该作者
那是内部。从外部看,谁流出谁就是正的。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:大侠教我,我教你,传播知识,无私奉献

213

主题

883

帖子

3

粉丝