打印
[资料分享]

低噪声12 GHz微波小数N分频锁相环的设计

[复制链接]
376|2
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
qwe890asd|  楼主 | 2019-6-18 20:03 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
低噪声12 GHz微波小数N分频锁相环的设计

电路功能与优势

该电路是低噪声微波小数N分频PLL的完整实现方案,以 ADF4156 作为核心的小数N分频PLL器件。使用 ADF5001 外部预分频器将PLL频率范围扩展至18 GHz。采用具有适当偏置和滤波的超低噪声 OP184 运算放大器驱动微波VCO,在12 GHz下可实现完全低噪声PLL,经测量积分相位噪声为0.35 ps rms。该功能通常用于产生本振频率(LO),适用于微波点对点系统、测试与测量设备、汽车雷达等应用和军事应用。


图1.低噪声微波小数N分频PLL


电路描述

图1显示的是电路的框图。该电路选择了12 GHz VCO DXO11751220-5 ,当然,只要环路滤波器经过适当重新设计,4 GHz至18 GHz范围内的任何VCO都可使用。与大多数微波VCO一样,Synergy VCO具有0.5 V至15 V的宽输入调谐范围,这要求在低电压ADF4156电荷泵(最大输出为5.5 V)与VCO输入间采用有源PLL环路滤波器。OP184由于噪声性能佳,且具有轨到轨输入/输出,被选为该有源环路滤波器的运算放大器。运算放大器输出噪声将馈通至RF输出,并通过有源滤波器响应整形,因此噪声低。轨到轨输入操作也是PLL有源滤波器的重要考虑因素,因为可使用单运算放大器电源。这是因为电荷泵输出(CPOUT)在上电时将以0 V启动,对不具有轨到轨输入电压范围的运算放大器可能造成问题。这也使得运算放大器的同相输入可偏置到高于地电压,且对电阻不匹配或温度变化引起的任何偏置电压变化内置余量。建议将偏置电平大约设置为电荷泵电源(VP)的一半,既满足输入电压范围要求又留有充足余量,并获得最佳的电荷泵杂散性能。本电路笔记采用VP = 5 V进行测量,运算放大器共模偏置电压= 2.2 V。为了将基准噪声馈通降至最小,在同相运算放大器输入引脚附近放置1μF的大去耦电容,如图1所示。该电容和47 kΩ的电阻形成截止频率低于10 Hz的RC滤波器。


环路滤波器设计

该电路选择的是前置滤波的反相拓扑结构。建议采用前置滤波,从而避免来自电荷泵的极短电流脉冲过驱放大器——这可能会限制输入电压的压摆率。使用反相拓扑结构时,必须确保PLL IC允许PFD极性反转,从而抵消运算放大器的反相,以正确的极性驱动VCO。ADF4156 PLL便具有这一PD极性选项。


设置和测量

表1给出了该电路的设置,图2中显示的是测量结果与ADIsimPLL预测仿真性能的对比,可以看出结果非常吻合。测量的积分相位噪声为0.35 ps rms。测量设置如图3所示。


表1.测试测量设置

该电路或任何高速电路的性能都高度依赖于适当的PCB布局,包括但不限于电源旁路、受控阻抗线路(如需要)、元件布局、信号布线以及电源层和接地层。

图2.12 GHz PLL的测量性能与仿真相位噪声性能对比


图3.测量电路


常见变化

ADIsimPLL内有几种采用反相或同相运算放大器配置的有源环路滤波器拓扑结构。可在ADIsimPLL分析相位噪声的取舍。反向拓扑结构可让输出电压低至运算放大器最小输出电压,对OP184而言可低至125 mV。相比之下,同相拓扑结构的输出电压仅限于最小电荷泵电压(0.5 V)与同相增益之积。



使用特权

评论回复

相关帖子

沙发
qwe890asd|  楼主 | 2019-6-18 20:03 | 只看该作者
低噪声12 GHz微波小数N分频锁相环的设计

文档 .pdf

481.91 KB

使用特权

评论回复
板凳
xyz549040622| | 2019-6-19 17:27 | 只看该作者
支持下,谢谢分享!

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

455

主题

583

帖子

5

粉丝