打印
[放大器-信号链]

您的放大器偏移是否出了问题

[复制链接]
2455|5
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
keken|  楼主 | 2011-11-7 13:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
您是否曾经有过在为您的电路选择最佳运算放大器上花费了大量时间但最后却发现厂商基准输入的失调电压不对的经历?要是在您的应用电路中,您发现其 10 倍于规范怎么办呢?您是将芯片拿去做故障分析,还是将芯片丢弃并再次查看您的放大器列表呢?作为一种解决方案,我建议您通过重新检查您放大器的规范来对补偿误差做出解释。
在跨阻抗放大器、模拟滤波器、采样保持电路、积分器、电容传感器或者任何其他您放大器周围有高阻抗组件的电路中,如果您将放大器作为关键组件来使用,那么您可能会发现放大器的输入偏置电流在您电路的电阻中形成了一个失调电压误差。
在双极放大器年代,术语“输入偏置电流”是一个准确的描述,而现在也是如此。双极放大器的输入偏置电流在放大器的输入端与 NPN 或 PNP 晶体管的基电流相同。双极放大器输入偏置电流的幅度范围从低功耗器件的数毫微安到高功耗器件的数百毫微安。
当您研究 JFET 或者 CMOS 输入放大器时,术语“输入偏置电流”便失去了它的意义。使用这类放大器,从放大器输入引脚下拉或者吸取的电流实际上为输入 ESD(静电放电)单元(请参见图 1)的漏电流。


图1 输入偏置或漏电流产生Rp上电压降
对于这种电流误差更加准确的描述应为“输入漏电流”。JFET 或 CMOS 放大器的漏电流量在 25°C 条件下低于 1 pA。这一规范与共模电压和幅度放大器功率无关。几乎所有的放大器都具有 ESD 单元,用于 ESD 事件保护,但是您在双极放大器中绝不会看到 ESD 漏电流。输入偏置电流超过 ESD 单元的几微安漏电流。
输入偏置和输入漏电流会随温度而变化。然而,根据不同的运算放大器设计,双极输入偏置电流可以非常稳定。但是,JFET 和 CMOS 输入放大器可能并非如此。由于漏电流来自反向偏置 ESD 二极管,因此温度每改变 10°C 漏电流便增加约 2 倍。
在确保输入漏电流保持与 JFET 和 CMOS 放大器一样低的过程中,您必须了解您的 PCB(印制电路板)对微微安级别电流的影响。例如,少量的灰尘、油或者水分子都会增加漏电流,并冒充输入偏置电流。但只要您特别小心,便可以构建一款符合 1-pA 性能规范的 PCB。
能够降低或者最小化输入偏置或输入漏电流的最有效方法是检查您的电路结构。您在检查电路时,请查看每个节点的电压特性,并确保您了解您的电路中所有电流通路的影响.

相关帖子

沙发
sqcumt123| | 2011-11-10 09:42 | 只看该作者
放大器一般都会出现便宜的问题,楼主说的“查看每个节点的电压特性,并确保您了解您的电路中所有电流通路的影响”貌似不能完全解决所有问题吧。

使用特权

评论回复
板凳
一两研发| | 2011-11-27 12:12 | 只看该作者
模拟电子这块的意外情况就是多

使用特权

评论回复
地板
3B1105| | 2011-11-30 19:27 | 只看该作者
板子做好后,这是必测项目之一

使用特权

评论回复
5
czdo| | 2011-11-30 20:51 | 只看该作者
关键还是看基本功底。最近还整个电路调试了2天

使用特权

评论回复
6
DecaptonWang| | 2011-12-9 16:59 | 只看该作者
1. 可以考虑通过添加匹配电阻在一定情况下改善offset性能。
2. 该运放后级有其他高增益放大级,可考虑级间交流耦合,挡掉本级的offset;如后级放大级增益不太大,可容忍一部分的offset,可以直流耦合。
3. 该运放直接驱动ADC,可以考虑在数字域做offset cancelation。
4. 用在高精度场合时,请注意除了有offset,还有offset drift,这部分drift在温度变化范围很大时有可能会造成比较大地影响。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

0

主题

719

帖子

1

粉丝