打印
[MCU]

保证AD采样的稳定性

[复制链接]
320|17
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
jlyuan|  楼主 | 2019-8-18 13:16 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
午夜粪车| | 2019-8-18 13:19 | 只看该作者
模拟地和数字地分开

使用特权

评论回复
板凳
wuhany| | 2019-8-18 13:22 | 只看该作者
嗯,但在一点接地。

使用特权

评论回复
地板
午夜粪车| | 2019-8-18 14:03 | 只看该作者
对对对,忘了,呵呵

使用特权

评论回复
5
zhaoxqi| | 2019-8-18 14:11 | 只看该作者
对于高频发射电路PCB布线,除元器件间连线要短,少走弯路外,还要在其周围保留大面积铜箔并就近接地。

使用特权

评论回复
6
zhaoxqi| | 2019-8-18 14:13 | 只看该作者
对于高频发射电路PCB布线,除元器件间连线要短,少走弯路外,还要在其周围保留大面积铜箔并就近接地。

使用特权

评论回复
7
zhaoxqi| | 2019-8-18 14:16 | 只看该作者
做好发射电路的级间屏蔽,每一级的输入、输出线圈互成九十度安装,避免出现级间耦合引起电路自激。

使用特权

评论回复
8
huangchui| | 2019-8-18 14:22 | 只看该作者
无论用什么样的集成电路,做完后能铺地的地方都铺上地,如果是高频的铺网格地,不是高频的铺全铜地,一般都能解决。

使用特权

评论回复
9
yszong| | 2019-8-18 14:26 | 只看该作者
做好发射电路的级间屏蔽,每一级的输入、试试事实上是是是是是是输出线圈互成九十度安装,避免出现级间耦合引起电路自激

使用特权

评论回复
10
wyjie| | 2019-8-18 14:29 | 只看该作者
取经来了,我觉得硬件处理才是王道,软件只是辅助。

使用特权

评论回复
11
zhanghqi| | 2019-8-18 14:33 | 只看该作者
增强板子的抗干扰能力最关键的是板子的地线走线,把握好小电流信号地与大电流的模拟地需要单独走线,不能共一根地线,这两根地线需要在VBUS电容的地上点接触;

使用特权

评论回复
12
jiajs| | 2019-8-18 15:24 | 只看该作者
信号线上的干扰可以通过适当增大信号线的电流,因为电流越小越容易受到干扰;

使用特权

评论回复
13
huangchui| | 2019-8-18 15:27 | 只看该作者
功率器件和数字器件在PCB上需要分区摆放;

使用特权

评论回复
14
zhaoxqi| | 2019-8-18 15:30 | 只看该作者
高频线走线需要尽可能的短,少打过孔,而且高频线的旁边最好有地线进行屏蔽;

使用特权

评论回复
15
午夜粪车| | 2019-8-18 15:34 | 只看该作者
等长肯定是要的吧    差分线也要注意吧

使用特权

评论回复
16
zhenykun| | 2019-8-18 15:38 | 只看该作者
网格地和全铜地什么区别,有这样的讲究

使用特权

评论回复
17
zhanghqi| | 2019-8-18 15:43 | 只看该作者

模拟地和数字地分开

使用特权

评论回复
18
jlyuan|  楼主 | 2019-8-18 15:46 | 只看该作者

好的,我明天去单位试一下,多谢各位大侠了哈,结贴了先        

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

880

主题

12030

帖子

4

粉丝