打印

DDR3

[复制链接]
500|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
18971591125|  楼主 | 2019-11-11 16:48 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
请问一个简单的问题,DDR3 1.5V的颗粒,很多都是2G 4G,8G稍微少一点,而且2G和4G是PIN对PIN兼容的,8G会比他们多四个信号(不算A14)ZQ1、CKE1、ODT1、CS1#,是不是因为8G的芯片,实际上内部是由两个4G的die直接叠起来的?我不清楚,所以问问大佬们。

使用特权

评论回复

相关帖子

沙发
zhangmangui| | 2019-11-11 22:32 | 只看该作者
CS增加了  就是一倍了  内部肯定是叠的

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

15

主题

62

帖子

2

粉丝