[MCU] 布线过程中要注意哪些问题,以保证AD采样的稳定性?

[复制链接]
1706|29
 楼主| jiajs 发表于 2019-12-15 15:43 | 显示全部楼层 |阅读模式
布线过程中要注意哪些问题,以保证AD采样的稳定性?
heweibig 发表于 2019-12-15 15:47 | 显示全部楼层
模拟地和数字地分开,但在一点接地。
yszong 发表于 2019-12-15 15:49 | 显示全部楼层
DSP主板设计的一般步骤是什么?
jiaxw 发表于 2019-12-15 15:49 | 显示全部楼层

拨码开关是干什么的?
jiahy 发表于 2019-12-15 15:52 | 显示全部楼层
1.选择芯片;2.设计时序;3.设计PCB
shimx 发表于 2019-12-15 15:57 | 显示全部楼层
最重要的是时序和布线。
zhaoxqi 发表于 2019-12-15 15:59 | 显示全部楼层

模拟地和数字地分开,另外,1. 模拟信号与模拟信号之间的干扰:布线时模拟信号尽量走粗一些,如
果有条件,2个模拟信号之间用地线间隔。2. 数字信号对模拟信号的干扰:数字信号尽量
远离模拟信号,数字信号不能穿越模拟地。3.正确处理电源、地平面,高速的、关键的信号在源端串接端接电阻,避免信号反射。
zhaoxqi 发表于 2019-12-15 16:03 | 显示全部楼层

最后须处理好以下问题:
1.电源的布置;2.时钟的布置;3.电容的布置;4.终端电路;5.数字同模拟的布置。
 楼主| jiajs 发表于 2019-12-15 16:08 | 显示全部楼层
楼上说的详细,支持!
51xlf 发表于 2019-12-27 21:49 | 显示全部楼层
电源纹波会导致地线抖动,从而影响ADC内部的比较器
i1mcu 发表于 2019-12-27 21:49 | 显示全部楼层
AD采样都采用了一定的数学算法
pmp 发表于 2019-12-27 21:50 | 显示全部楼层
有时候是信号本身的问题
mmbs 发表于 2019-12-27 21:50 | 显示全部楼层
一般的ADC是没有问题的  
1988020566 发表于 2019-12-27 21:51 | 显示全部楼层
去耦,低通滤波。  
lzbf 发表于 2019-12-27 21:51 | 显示全部楼层
电磁兼容设计就要做好  
houjiakai 发表于 2019-12-27 21:52 | 显示全部楼层
可以串加个10K电阻   
youtome 发表于 2019-12-27 21:52 | 显示全部楼层
在同一块电路板上,由于信号线的走线过长而产生的高频毛刺  
cemaj 发表于 2019-12-27 21:52 | 显示全部楼层
注意电源要干净   
jimmhu 发表于 2019-12-27 21:53 | 显示全部楼层
一定要和信号地可靠连接  
lzbf 发表于 2019-12-27 21:53 | 显示全部楼层
耦合了外部的噪声   
您需要登录后才可以回帖 登录 | 注册

本版积分规则

940

主题

11975

帖子

6

粉丝
快速回复 在线客服 返回列表 返回顶部