[资料分享] TI博文--UCD9090A-如何使用TI电源时序控制器在5G MIMO的应用

[复制链接]
1013|0
 楼主| xyz549040622 发表于 2019-12-16 21:08 | 显示全部楼层 |阅读模式
5G是目前通信设备领域的市场趋势, Massive MIMO指的是64T64R应用中常用的多输入和多输出, 更多的发送器和接收器通道需要更多的数字处理器(FPGA / ASIC)来执行数据传输,而典型的64T64R MIMO应用中通常需要4-5个数字处理器。 每个FPGA都需要自己的电源上电/下电的时序,以便FPGA能够正常工作。 在下面的图1中,是典型的64T64R Massive MIMO框图,4颗 ASIC / FPGA用于与4颗 RF采样模拟前端(AFE7799)进行通信和控制。
TI [url=http://www.ti.com.cn/zh-cn/power-management/sequencers/overview.html]UCD90xx系列包括多个轨道选择,从10个通道到32个通道,温度范围支持高达125C,非常适合用于通信设备领域,特别是在5G Massive MIMO应用中。
UCD90xx系列是一款数字电源时序器,无需写软件,并使用TI Fusion Digital Power Designer GUI配置时序。 硬件工程师更容易通过GUI设计电源时序列器而无需写代码。 此外,TI还提供培训视频,指导工程师如何将Fusion Digital Power Designer与UCD90x排序器配合使用,以便工程师可以快速掌握使用TI Fusion数字电源设计器的知识。
UCD90xx系列以非常小的解决方案尺寸集成了全功率监控,电源时序和故障记录,可帮助服务器和通信设备客户实现一体化芯片解决方案,同时具有设计灵活性和提高系统可靠性的优势。
如何设计以UCD9090AXilinx Zynq Ultrascale FPGA系列的电源轨供电时序控制
1)了解上电/掉电时序要求
上电时序:0.72V - > 0.85V - > 0.9V - > 1.2V - > 1.8V - > 3.3V
掉电时序:3.3V - > 1.8V - > 1.2V - > 0.9V - > 0.85V - > 0.72V
2)定义电源轨和使能名称
Figure 3: 发生故障时的操作
点击0.85V掉电时序依赖关系,这意味着电源轨 0.72V断电时序依赖于0.85V的Power Good的电压低于正常水平就会触发0.72V掉电时序。
Figure 5: 故障响应
4)检查电源轨和时序图
Figure 7: 上电和掉电时序

TI UCD90xx系列是服务器和通信设备应用中的最佳解决方案,它将监控,时序和故障记录集成到一个芯片方案中。 TI Fusion数字电源设计器GUI可帮助硬件工程师节省写软件的工作并缩短设计周期。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:qq群: 嵌入式系统arm初学者 224636155←← +→→点击-->小 i 精品课全集,21ic公开课~~←←→→点击-->小 i 精品课全集,给你全方位的技能策划~~←←

2841

主题

19330

帖子

110

粉丝
快速回复 在线客服 返回列表 返回顶部