83
1094
3325
中级工程师
2.PNG (61.05 KB )
下载附件
2019-12-17 17:52 上传
5.PNG (75.25 KB )
2019-12-17 17:51 上传
4.PNG (206.79 KB )
3.PNG (477.25 KB )
使用特权
18
403
1232
助理工程师
139
660
4018
ztb 发表于 2019-12-17 22:42 这个电路是可以实现目的的,唯一不确定的是放大倍数太大是否会引起环路振荡.还有,图中R56=100K,太大了.典型 ...
king5555 发表于 2019-12-17 22:46 可以。但运放out脚和负in脚要并联一电容,在此数百pF或以上。D17可短路掉。输出两端应再并联大电容。 ...
PPDDPPDD1234 发表于 2019-12-17 21:19 根据正常的设计逻辑,VOUT-应该有一根线通过一个MOS管连接到TLV9061的1脚处。 ...
92
6052
1万
资深工程师
151
4809
738945dfb0ea934fed.png (128.96 KB )
2019-12-19 13:46 上传
ztb 发表于 2019-12-18 10:33 本以为你的打算通过R55,R56组成分压电路降低运放增益.不想你是随意为之. 如果没有D17,R56就可以去掉了.你放 ...
叶春勇 发表于 2019-12-19 13:46 经仿真,貌似能用。就是负载低的时候,电压低,波纹超级大。其他还行。 ...
xiaxingxing 发表于 2019-12-20 15:27 明白,那在这个电路的基础上怎么减小纹波电压呢?谢谢啦!
king5555 发表于 2019-12-19 12:32 运放out到-in端并联电容都是防止异常振荡。 输出两端并联大电容,才能使Zout趋近于零。否則Zout就是串联 ...
叶春勇 发表于 2019-12-20 15:37 可调开关恒流源,滤波器很难设计。后面加LC滤波器。电流大电感滤波作用强。电流小电容滤波作用强。 ...
xiaxingxing 发表于 2019-12-20 15:39 ok,我试试。谢谢!
叶春勇 发表于 2019-12-20 15:41 这个运放的二极管,原设计是不是还有电压限制,两个运放并在一起调的? ...
xiaxingxing 发表于 2019-12-20 16:11 电压限制?原设计是用了一个有四路独立运放的运放芯片(因为原设计有四路可调)。 ...
1
16
58
初级技术员
xiaxingxing 发表于 2019-12-20 15:27 我是看别人的电路图有这个二极管的,那你的意思是运放输出管脚直接接恒流芯片的FB脚?(D17, R55, R56都 ...
发表回复 本版积分规则 回帖后跳转到最后一页
等级类勋章
发帖类勋章
时间类勋章
人才类勋章
7
扫码关注 21ic 官方微信
扫码关注嵌入式微处理器
扫码关注21ic项目外包
扫码关注21ic视频号
扫码关注21ic抖音号
本站介绍 | 申请友情链接 | 欢迎投稿 | 隐私声明 | 广告业务 | 网站地图 | 联系我们 | 诚聘英才 | 论坛帮助
京公网安备 11010802024343号