对于嵌入式折反射全景视频处理系统,由于计算量大,一般采用多处理器协同的结构,但在该结构下多个处理器之间需要进行高速的数据通信.该文提出一种基于DSP+FPGA架构的双核高速数据通信方法,该方法通过基于地址总线的控制指令编码解析方法协同双核工作,通过逆向波形分析和基于乒乓缓存的间接DMA通信方式,实现DSP与FPGA之间的双核DMA数据通信.实验结果表明,使用上述方法实现的DSP与FPGA之间数据通信速度高达585 MBps.
DSP+FPGA折反射全景视频处理系统中双核高速数据通信.pdf
(569.05 KB)
|