这个是xilinx官网上SP701评估板的原理图部分,spartan7 FPGA。
如上图,左侧是FMC连接器接口来的信号 - 检测是否有FMC卡插入,低有效,默认被VCC_3V3AUX拉高
然后这个信号经过NMOS输入到FGPA bank14的I/O口(FPGA中的这个I/O口是可以配置相应电平等级的)
对这个NMOS接法不懂,对FPGA I/O口内部具体电路也不了解,有以下两个问题请教大家:
1. 这里加个NMOS有什么作用?而且NMOS应该一直保持导通才能检测FMC卡插入。听说开漏输出的多,这个有点像带上拉的开漏输入
2. 为什么不直接将这个FMC卡插入检测信号连接到FPGA的I/O口?
|