[MCU] FPGA外扩

[复制链接]
1233|28
 楼主| jiajs 发表于 2020-5-14 23:22 | 显示全部楼层 |阅读模式
1个6727,EMIf接口上挂载1个SDRAM(32MB),1个Nor Flash,还想挂载一个FPGA。但是6727上只有两个片选信号(CS0、CS2)。
       我应该使用什么方法,才能将FPGA连接到DSP的emif接口上,并且,DSP在emif接口的读写操作时,3个外设不会相互冲突呢?
      FPGA需要16KB左右的空间, SDRAM(32MB),Flash(2M), emif数据总线宽度为16bit(2个字节)。
zhanghqi 发表于 2020-5-14 23:27 | 显示全部楼层

是不是有的io口不使用?
langgq 发表于 2020-5-14 23:30 | 显示全部楼层
建议通过高位地址 结合片选进行控制
gongche 发表于 2020-5-14 23:33 | 显示全部楼层
也就是划分地址块   
然后通过地址的最高位组合逻辑实现新的片选
songqian17 发表于 2020-5-14 23:37 | 显示全部楼层

不是有片选信号吗
llljh 发表于 2020-5-14 23:40 | 显示全部楼层
EMIFA和EMIFB两个EMIF接口
dingy 发表于 2020-5-14 23:44 | 显示全部楼层
可以选择使用EMIFA的低32位
chenjunt 发表于 2020-5-14 23:48 | 显示全部楼层
每个CE片选空间相对于SDRAM来说寻址范围256MB
xxrs 发表于 2020-5-14 23:52 | 显示全部楼层

存储空间:4个,#CE0~#CE3
yszong 发表于 2020-5-14 23:56 | 显示全部楼层
使用片选信号
chuxh 发表于 2020-5-19 21:54 | 显示全部楼层

DSP开发板的存储器扩展总线包含四个存储空间
stly 发表于 2020-5-19 22:02 | 显示全部楼层

有4个时序可编程的空间(CE0、CEl、CE2、CE3)
renyaq 发表于 2020-5-19 22:06 | 显示全部楼层
你是需要同时访问控制吗
pangb 发表于 2020-5-19 22:09 | 显示全部楼层
你把原理图上传看看。
xxrs 发表于 2020-5-19 22:12 | 显示全部楼层
EMIF接口的控制信号。
llia 发表于 2020-5-19 22:17 | 显示全部楼层
EMIFB的每个CE片选空间
wangzsa 发表于 2020-5-19 22:20 | 显示全部楼层
或者是低16位,或者是低8位
gongche 发表于 2020-5-19 22:24 | 显示全部楼层
如果仅就地址总线的寻址范围来说,它的范围就是多少个地址
huanghuac 发表于 2020-5-19 22:27 | 显示全部楼层
对应0x80000000、0x90000000、0xA0000000、0xB0000000
zhuhuis 发表于 2020-5-19 22:31 | 显示全部楼层
片选信号CE0-CE3
您需要登录后才可以回帖 登录 | 注册

本版积分规则

940

主题

11975

帖子

6

粉丝
快速回复 在线客服 返回列表 返回顶部