[技术求助] AD电路设计

[复制链接]
1119|27
 楼主| wuhany 发表于 2020-5-14 23:54 | 显示全部楼层 |阅读模式
16位精度的AD电路设计该注意什么?
airwill 发表于 2020-5-16 07:37 | 显示全部楼层
精度不低哪,  自然需要信号回路和噪声的处理,  布局和布线也非常重要
zhaoxqi 发表于 2020-5-19 21:48 | 显示全部楼层
16位 ADC 的精度已经比较高了, 自然对噪声的控制, 电源特别是基准的纹波要特别留意了
huangchui 发表于 2020-5-19 22:02 | 显示全部楼层
最好用线性电源。希望对你有帮助
zhaoxqi 发表于 2020-5-19 22:05 | 显示全部楼层
你用的是啥
 楼主| wuhany 发表于 2020-5-19 22:08 | 显示全部楼层
以前没有学过数电模电,不知道该怎么设计这个电路,我选用的是8通道的ADS8344这个芯片
dengdc 发表于 2020-5-19 22:11 | 显示全部楼层
按照推荐电路的来就OK   关键是巴伦选型要注意!还有就是信号线等长
 楼主| wuhany 发表于 2020-5-19 22:14 | 显示全部楼层
这个参考电源的稳定性应该非常重要吧
shimx 发表于 2020-5-19 22:19 | 显示全部楼层
这个参考电源的稳定性应该非常重要吧
jiaxw 发表于 2020-5-19 22:24 | 显示全部楼层
精度这么高的啊
 楼主| wuhany 发表于 2020-5-19 22:26 | 显示全部楼层
我也知道参考电压很重要,能推荐一下选用什么器件能让这个参考电压变得稳定一些吗?
wenfen 发表于 2020-5-19 22:30 | 显示全部楼层

没设计过,关注中~~~~
liliang9554 发表于 2020-5-19 22:34 | 显示全部楼层
这个地有什么特别的连接要求吗?
午夜粪车 发表于 2020-5-19 22:36 | 显示全部楼层
对于ADC来说,在设计时,高位数ADC能带来较好的量化信噪比,但是也不是绝对的,如果系统其他部分没有设计好的话,它所能达到的有效位数有可能会很少。
 楼主| wuhany 发表于 2020-5-19 22:39 | 显示全部楼层
能打个比方吗
huangchui 发表于 2020-5-19 22:43 | 显示全部楼层
如,系统的采样钟质量,输入信号频率设计等等。所以这是一个系统级别的问题。
renyaq 发表于 2020-5-19 22:48 | 显示全部楼层
要做好噪声抑制和信号处理
zhanghqi 发表于 2020-5-19 22:56 | 显示全部楼层
另外,对于高频的采样钟和输入信号。从PCB 布局上来讲也需要注意,通常有些规则需要遵守
wyjie 发表于 2020-5-19 22:56 | 显示全部楼层

1.信号输入端应加上滤波电路(RC滤波,也可以用外部滤波器)。
2.单独的模拟地和数字地引脚,但AGND与DGND引脚却在内部通过基板连在一起,布线时,不得将两个引脚连接到分离的两个地平面,除非这些接地层在AD附近连到了一起。当然如果数字地也模拟地分割没有信心,建议不要分割。
3.电流路径尽可能短,禁止将数字电流强制流入模拟地。
4.芯片不允许走数字信号线,以减少耦合(下面若铺地,则不受此限制)。
5.电源线尽可能宽,以减少阻抗,提供低阻抗路径。
wyjie 发表于 2020-5-19 22:59 | 显示全部楼层

6.时钟等快速开关信号应利用数字地屏蔽起来,以避免辐射干扰。
7.禁止将时钟信号走线布设在输入通道附近,避免数字信号,模拟信号相互交叠干扰。
8.线路上下两侧走线应彼此垂直,若下面有铺地层,可以不受此限制。
9.去耦电容典型参数参照芯片资料的推荐电路选取
您需要登录后才可以回帖 登录 | 注册

本版积分规则

879

主题

10435

帖子

4

粉丝
快速回复 在线客服 返回列表 返回顶部