主要设计内容:这是一种利用可编程器件 FPGA 实现 VGA 接口显示器的 VHDL 设计方案,利用 FPGA 设计 VGA 接口,可以将要显示的数据直接送到显示器上显示。主要要做的工作有以下几点: VGA的时序模块的设计,包括硬件电路的设计和软件设计,了解它的显示标准、汉字或图形显示模块; FPGA的设计流程,包括电路的设计、功能仿真、布局步线、验证以及加载配置的在线仿真; 研究方案:本设计是在显示器分辨率为800*600、刷新率为72HZ、FPGA开发系统时钟为50MHZ的条件下进行的;行和场的同步脉冲宽度分别为120和60个系统时钟,行和场的消隐前肩、消隐后肩分别为56、64和39、21个系统时钟,行和场的图像显示有效时间分别为800、600个系统时钟; 预期成果:可以达到字符或图像显示
小弟初学fpga,请各位大侠帮忙分析一下实现方案的难度,该选什么芯片?以及需要那些外围电路。多谢各位帮忙。 |