本帖最后由 韩小野 于 2020-6-5 10:09 编辑
一、iCore4TX靓照
详细了解请移步此处:
bbs.21ic.com/icview-2895340-1-1.html
二、实验简介
本实验基于iCore4TX 双核心板的FPGA单元,SPARTAN-6内部带有PLL硬件资源,通过ISE软件在工程中调用PLL IP核,例化到FPGA内部,从而调用fpga的PLL硬件资源。本实验详细讲解ISE开发环境下,PLL软核的调用步骤,以及实现不同频率的时钟信号输出。
三、资料包下载(实验源码+详细文档说明)
1、源代码
2、实验指导书
iCore4TX实验指导书七.pdf
(1.02 MB)
|