打印

关于反相器

[复制链接]
4174|29
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
tyrone3000|  楼主 | 2009-5-5 14:53 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
hungrywolf| | 2009-5-6 11:04 | 只看该作者

再不行就串个电阻

数据资料肯定有说最大的输入电压等参数的呀

使用特权

评论回复
板凳
awey| | 2009-5-6 11:06 | 只看该作者

TTL电平问题不大,CMOS电平就不行

使用特权

评论回复
地板
chunyang| | 2009-5-6 11:08 | 只看该作者

那么先说说你的“个人感觉”

使用特权

评论回复
5
McuPlayer| | 2009-5-6 11:43 | 只看该作者

把老A抓过来打PP

新人这么说还可以,你丫就该打PP了

IC输入口的的上接天(VDD)下接地(GND)各有一个二极管是干什么吃的。

串个电阻属于低成本方案,但仍然有灌电流和影响速度的问题。

使用特权

评论回复
6
awey| | 2009-5-6 11:58 | 只看该作者

McuPlayer 看贴不认真

楼主只说是输入,5V供电的TTL电平,最高输出3.5V,作为3.3V供电的反相器,输入二极管不会导通,应该是安全的。

使用特权

评论回复
7
McuPlayer| | 2009-5-6 12:13 | 只看该作者

继续找老A的茬,欧耶

5V供电的TTL电平,最高输出3.5V----------------看规格书去

如果负载不过分,5V的TTL高电平输出是非常接近5V的,你送到3.3V器件看有灌电流不?

例外的情况是,现在有些3.3V器件某些IO是5V Tolerance的,其FT管脚可以接受5V输入。
比如CPLD、STM32等

使用特权

评论回复
8
HWM| | 2009-5-6 12:16 | 只看该作者

“最高输出3.5V”确实有电晕

使用特权

评论回复
9
awey| | 2009-5-6 12:23 | 只看该作者

请MP看r看TTL的输出结构

TTL输出高电平等效于5V电源电压将两个PN结输出的,即使空载电压高也是假象。

  “TTL集成电路的全名是晶体管-晶体管逻辑集成电路(Transistor-Transistor Logic),主要有54/74系列标准TTL、高速型TTL(H-TTL)、低功耗型TTL(L-TTL)、肖特基型TTL(S-TTL)、低功耗肖特基型TTL(LS-TTL)五个系列。标准TTL输入高电平最小2V,输出高电平最小2.4V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.4V,典型值0.2V。S-TTL输入高电平最小2V,输出高电平最小Ⅰ类2.5V,Ⅱ、Ⅲ类2.7V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.5V。LS-TTL输入高电平最小2V,输出高电平最小Ⅰ类2.5V,Ⅱ、Ⅲ类2.7V,典型值3.4V,输入低电平最大Ⅰ类0.7V,Ⅱ、Ⅲ类0.8V,输出低电平最大Ⅰ类0.4V,Ⅱ、Ⅲ类0.5V,典型值0.25V。”

使用特权

评论回复
10
一级菜鸟| | 2009-5-6 12:31 | 只看该作者

老A这张图貌似老了,5V供电的TTL器件高电平确实很接近5V的

使用特权

评论回复
11
awey| | 2009-5-6 12:36 | 只看该作者

那就不叫TTL电平了,确实现在的器件大多是TTL/CMOS兼容的

使用特权

评论回复
12
PowerAnts| | 2009-5-6 12:37 | 只看该作者

老A这回栽的不轻

俺也纳闷过,按道理,输出确实应该是VDD-2个PN结压降,却偏偏带几mA只比VDD少了零点几,搞不懂,又没法钻进去看个究竟

使用特权

评论回复
13
PowerAnts| | 2009-5-6 12:38 | 只看该作者

问题是双极型运放也是这样子

使用特权

评论回复
14
PowerAnts| | 2009-5-6 12:43 | 只看该作者

LM324输出级的下臂是pnp,可是输出竟然可以低到接近零

上拉10K,想不通,怀疑datasheet上的内部电路图有问题

使用特权

评论回复
15
tyrone3000|  楼主 | 2009-5-6 12:54 | 只看该作者

芯片使用的是SN74LVC04

使用特权

评论回复
16
sz_kd| | 2009-5-6 13:09 | 只看该作者

呵呵,路过看热闹~~~~~~~~~~~~

使用特权

评论回复
17
awey| | 2009-5-6 13:30 | 只看该作者

蚂蚁怎么扯到运放上去了?

TTL电平是一个标准,咱们就事论事,我没有说错。

LM324的输出是PNP和NPN并联的结构,输出当然可以低到接近0V,而输出最高电压比电源电压低0.7~1.4V(和负载有关,因为前面的三极管发射结并了电阻),输出电压范围和内部电路图没有冲突。

使用特权

评论回复
18
PowerAnts| | 2009-5-6 13:35 | 只看该作者

324的内部电路

使用特权

评论回复
19
PowerAnts| | 2009-5-6 13:38 | 只看该作者

324输出低电平指标

使用特权

评论回复
20
awey| | 2009-5-6 13:40 | 只看该作者

完整的324的内部电路

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

97

主题

474

帖子

1

粉丝