本方案使用了Xilinx Zynq-7000 SoC ZC702评估套件,主要是在ZC702 PL侧进行逻辑程序的开发。
为了完成对前端48.2Mhz,中频带宽为8Mhz的带通QPSK信号进行数字下变频处理,需要使用赛灵思的NCO、乘法器、CIC、HB、fir等ip核。利用带通采样定理,设定采样频率为39.68Mhz,通过NCO模块对QPSK信号进行混频处理,处理后的数据流,经过CIC模块进行8倍降采样处理,随后经过HB模块进行4倍降采样处理,最后经过FIR模块进行整形滤波处理,得到QPSK的I路和Q路的基带信号。
|