关于430放449用IO口模拟串口的下降沿捕获问题

[复制链接]
2635|2
 楼主| 去耦滤波 发表于 2011-12-26 20:47 | 显示全部楼层 |阅读模式
想请教一个问题。我用430f449的2.0和2.1口来模拟串口,2.0做输出,2.1做输入。把2.1的SEL打开,然后用TIMERB0来做接收起始位下降沿的捕获,用外接的32.768K晶振的ACLK做TIMERB0的时钟源。TBCCTL0的控制字是TBCCTL0 = OUTMOD_0 + CCIE + CM_2 + CAP + CCIS_1 + SCS; 结果发现接收数据时下降沿不进入中断,请问是出了什么问题,请大家赐教~
u880 发表于 2011-12-26 20:56 | 显示全部楼层
全局中断开了没
huigoushang 发表于 2011-12-26 21:02 | 显示全部楼层
2.1口是Timer_B CCR0的捕获输入么?没看datasheet,问问!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

0

主题

206

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部