基于RAM的ARM+FPGA实验一、iCore4TX双核心板靓照
详细了解请移步此处:
bbs.21ic.com/icview-2895340-1-1.html
二、实验简介
单口RAM IP核是FPGA内部常用的一种存储单元,只有一组数据线和地址线,因此不能同时进行读写操作。本实验是基于iCore4TX的ARM+FPGA架构,FPGA内部例化单口RAM IP核,作为ARM的外部存储器使用。ARM通过SPI总线对FPGA内部的RAM进行读写操作。通过本实验学习单口RAM IP核在FPGA内部例化的方法以及SPI总线实现ARM与FPGA通信的方法。
三、资料包下载(实验源码+详细文档说明)
1、源代码
2、实验指导书
iCore4TX实验指导书二十.pdf
(1.16 MB)
|