求教100欧姆电阻串在信号入口处作用!

[复制链接]
5126|18
 楼主| 电子乌托邦 发表于 2009-7-14 17:30 | 显示全部楼层 |阅读模式
看到别人板子上信号入口处接了一排100欧姆电阻,估计是起隔离保护作用的,但不清楚原理,求大侠指点。。
小李志 发表于 2009-7-14 17:49 | 显示全部楼层

应该是串联终端

但一般情况下是放在源处,使源加电阻的阻抗等于传输线的特征阻抗,<br />但楼主说的是在信号的入口处,也就是负载处加串联有点说不过去啊
maychang 发表于 2009-7-14 17:49 | 显示全部楼层

某些情况,这些电阻是为了使电路输出阻抗与较长的传输线

  
 楼主| 电子乌托邦 发表于 2009-7-14 17:58 | 显示全部楼层

补充一下!

没说清楚不好意思。<br /><br />两块板子,一个控制板,上面有MCU,另一个是被控制的板子,用灰排连接。<br /><br />这些电阻位于第二块板子灰排的入口处。阻值100。
kliwei 发表于 2009-7-14 18:07 | 显示全部楼层

不会是LVDS终端匹配电阻吧?

楼主挂个标波器看下。
lifufeng 发表于 2009-7-14 18:28 | 显示全部楼层

可以消除信号驻波反射干扰

  
 楼主| 电子乌托邦 发表于 2009-7-15 08:31 | 显示全部楼层

信号线全为数字信号

补充:灰排中传输的信号线全为数字信号,应该不存在阻抗匹配问题吧,而且速度很低。
whh5151312王 发表于 2009-7-15 09:24 | 显示全部楼层

与较长的传输线阻抗匹配!
lai832 发表于 2009-7-15 09:32 | 显示全部楼层

简单点理解为:

信号完整性。
小李志 发表于 2009-7-15 09:37 | 显示全部楼层

不是看速度

而是看上升时间,带宽=0。35/上升时间<br />当然一个1G的信号上升时间自然就长了
 楼主| 电子乌托邦 发表于 2009-7-15 11:25 | 显示全部楼层

~-~

那匹配&nbsp;被控制目标板&nbsp;的输入阻抗,是不是应该并联这个100欧姆的电阻啊,可是板子上的是串联哦。。
tjjack 发表于 2009-7-15 11:44 | 显示全部楼层

re

也可能是限流,怕有的信号线异常输出的电流太大把
dlwlmlj 发表于 2009-7-15 11:55 | 显示全部楼层

说不定就是楼上哪么简单的道理

  
XZL 发表于 2009-7-15 13:03 | 显示全部楼层

抗干扰、减小辐射

  
cnchip 发表于 2009-7-15 18:55 | 显示全部楼层

看系统的综合技术水准

如果比较差或很简单,就没必要太认真的分析,说不定就是12楼所说,也说不定就是一时兴起而已!
halq 发表于 2009-8-4 16:41 | 显示全部楼层
是用来防止ESD的,被控制板上有可能收到ESD的冲击。同时,还并了个小电容。通常是这样的。
winhi 发表于 2009-8-4 16:58 | 显示全部楼层
是用来防止ESD的,被控制板上有可能收到ESD的冲击。同时,还并了个小电容。通常是这样的。
halq 发表于 2009-8-4 16:41


应该是提高ESD指标的,有的IO口还串更大一些的电阻.

一般短距离传输不用做阻抗匹配.
iC921 发表于 2009-8-4 19:59 | 显示全部楼层
不明白。

最低限度也得说明是怎么接的
iC921 发表于 2009-8-4 20:00 | 显示全部楼层
是串联还是并联,是并联的话是并到哪
您需要登录后才可以回帖 登录 | 注册

本版积分规则

140

主题

633

帖子

2

粉丝
快速回复 在线客服 返回列表 返回顶部