我必须为具有64位数据总线(ARM11,Cortex-R4)的ARM处理器编写C程序,然后再执行一些仿真(Verilog)。到目前为止,我仅使用具有32位宽AHB数据总线(ARM9)的处理器。当我从32位数据总线转换为64位数据总线时,我还不清楚在这里对我有什么变化?在此问题上,我必须考虑哪些主要考虑因素?我为ARM966编写的程序是否可以为ARM11编译,并且ELF文件中的全局更改是什么?我假设ARM指令和地址总线为32位宽(并且还没有ARM处理器具有32位宽的地址总线)。我打算将ELF文件放入64位宽的Verilog存储器中进行仿真-在这种情况下,是否所有内容都必须对齐8个字节?
请给我一些有关这些问题的评论。 |