打印

这种外部触发IO电路有啥严重问题不?

[复制链接]
3583|10
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
现场反馈说是低电平触发不稳定,得延时几个ms才能稳定捕获,外部触发电缆大概
10米长,周围都是24V的直流电机启动和断开,低电平是触发的一些位置传感器信号


QQ图片20200905002255.png (108.81 KB )

QQ图片20200905002255.png

使用特权

评论回复
评论
zyj9490 2020-9-6 09:55 回复TA
长电缆引发的干扰,跟低电平信号类型 没有关糸,对输入信号进行滤波而不是现在这样。 

相关帖子

沙发
LcwSwust| | 2020-9-5 20:27 | 只看该作者
本帖最后由 LcwSwust 于 2020-9-5 20:30 编辑

还有负压需要警惕,我觉得输入信号应串电阻到芯片IO,IO需接两只嵌位二极管到电源、地或只接一只稳压二极管到地。

使用特权

评论回复
板凳
叶春勇| | 2020-9-6 07:59 | 只看该作者
这种电路,以前用过类似,后来都改光耦了,不知道你的低电平信号,速率如何。
这种电路很容易受干扰。
如果信号速率较高,C1的容量要小一点。
R1上拉是否过大,改成1k或680R。
理由:
1、电路从低电平变高电平,R1向C1充电。如果R1太大,充电变慢,表现为低电平变高电平变慢,经U1反向后,变成高电平变低电平变慢。即下降沿变慢。
2、基于1,能否U1改成同相施密特朗触发器

使用特权

评论回复
地板
戈卫东| | 2020-9-6 10:11 | 只看该作者
你的MCU接受低电平有效的信号,那么TRIG输入那里需要高电平/开路为有效信号。
你的输入电路结构,高电平/开路容易被噪音打败,在U1的输入端得到低电平,有效的状态不被正确识别。

使用特权

评论回复
5
圣骑士by| | 2020-9-7 17:08 | 只看该作者
10米线太长了,用光耦吧。

使用特权

评论回复
6
csdnpurple| | 2020-9-7 21:49 | 只看该作者
本帖最后由 csdnpurple 于 2020-9-7 21:51 编辑

74lvc14的低触发0.8v 很接近D1的压降,等效电阻为100R左右,和C1配合正好符合现象,建议更改触发电平。
这个电路像LcwSwust 所说要增加防静电电路。
优选光耦

使用特权

评论回复
7
tianxj01| | 2020-9-8 10:50 | 只看该作者
对应干扰严重的地方,加大上拉电流是一个不错的应对方法,看线路阻抗而定,严重干扰场合,10K明显不合适。换成1K加100n可能远比现在的好。

使用特权

评论回复
8
y7y7y7| | 2020-9-8 22:58 | 只看该作者
很明显,如图电阻加电容就是一个传统rst复位电路,当然在电平变化需要时间,加上14又是一个施密特触发器会有滞回延时整定的,所以有延时非常正常

使用特权

评论回复
9
hugewinner| | 2020-9-9 08:51 | 只看该作者
74lvc14的低触发0.8v 很接近D1的压降,D1压降如果为0.7V,那么你的电路的噪声容限只有0.8V-0.7V=0.1V,你10米的电缆线,0.1V的噪声容限,严重的设计错误

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

51

主题

377

帖子

2

粉丝